ЕМИЛ Д. МАНОЛОВ

ЕМИЛ Д. МАНОЛОВ

# АНАЛОГОВИ ИНТЕГРАЛНИ СХЕМИ

СХЕМОТЕХНИКА И ПРОЕКТИРАНЕ

# АНАЛОГОВИ ИНТЕГРАЛНИ СХЕМИ

СХЕМОТЕХНИКА И ПРОЕКТИРАНЕ

ТЕХНИЧЕСКИ УНИВЕРСИТЕТ - СОФИЯ, 2002

В книгата са разгледани основните схемни елементи на съвременните аналогови и аналогово-цифрови монолитни интегрални схеми, реализирани по биполярна, CMOS и BiCMOS технологии. Тя е предназначена за студентите, изучаващи дисциплината "Схемотехника на интегралните схеми" и ще бъде полезна за всички, които проектират или използват интегрални схеми и устройства.

# Аналогови интегрални схеми: схемотехника и проектиране

Автор: доц. д-р инж. Емил Димитров Манолов Рецензент: доц. д-р инж. Лила Андреева Доневска

ИПК на ТУ-София

ISBN - 954-483-315-8

# СЪДЪРЖАНИЕ

| Осно | вни           | означ          | ения          | ни ст         | ькра           | щен            | ия.             | •           | •             | •             | •     | •      | •     | •   | 5  |
|------|---------------|----------------|---------------|---------------|----------------|----------------|-----------------|-------------|---------------|---------------|-------|--------|-------|-----|----|
| Увод | •             | •              | •             | •             | •              | •              | •               | •           | •             | •             | •     | •      | •     | •   | 8  |
| Глав | <b>a 1.</b> ] | Екви           | вале          | нтни          | cxem           | ии на          | а инт           | егра        | лнит          | ге ел         | емен  | ІТИ    | •     |     | 11 |
|      | 1.1.          | Особ           | еност         | ги пр         | и про          | зекті          | иране           | то н        | а инт         | егра          | лни ( | схеми  | ι.    |     | 11 |
|      | 1.2.          | Инте           | гралн         | и би          | поля           | рни            | транз           | исто        | ри.           |               |       |        |       |     | 12 |
|      | 1.3.          | Инте           | гралн         | и ди          | оди            |                |                 |             |               |               |       |        |       |     | 18 |
|      | 1.4.          | Инте           | гралн         | и М           | OS тј          | ранзі          | истор           | И.          |               |               |       |        |       |     | 19 |
|      | 1.5.          | Инте           | гралн         | и по          | леви           | тран           | ізисто          | ори с       | e p-n         | прех          | од    |        |       |     | 25 |
|      | 1.6.          | Типи<br>интег  | чни г<br>ралн | арам<br>и тра | етри<br>нзис   | і на (<br>тори | бипол<br>1.     | ярні        | ии C          | MOS           |       |        |       |     | 26 |
| Глав | a 2. 3        | Задав          | ащи           | изто          | чни            | цин            | а ток           | итс         | жові          | <b>1 ог</b> л | едал  | ıa.    |       |     | 28 |
|      | 2.1.          | Задав<br>с бип | ащи<br>оляр   | изто<br>ни тр | чниц<br>анзи   | и на<br>стор   | ток и<br>и.     | ток         | ови (         | оглед         | цала  |        |       |     | 29 |
|      | 2.2.          | Задав<br>с МО  | ащи<br>S тра  | източ<br>нзис | чниц<br>тори   | и на<br>       | ток и           | ток         | ови с         | глед          | ала   | •      |       |     | 36 |
| Глав | <b>a 3.</b> ] | Вериг          | и за          | уста          | новя           | ван            | е на г          | юст         | оянн          | оток          | овия  | я реж  | им    |     | 45 |
|      | 3.1.          | Верил<br>завис | ги за<br>ещи  | уста<br>от за | новя<br>хран   | ване<br>ващо   | на ре<br>это на | жим<br>през | а сла<br>жени | бо<br>е .     |       |        |       |     | 45 |
|      | 3.2.          | Верил<br>слабо | ги за<br>зави | уста<br>псещи | новя<br>1 от 1 | ване<br>гемп   | на ре<br>ерату  | жим<br>рата | a.            |               |       |        |       |     | 50 |
| Глав | a 4. (        | Стъпа          | ала с         | дин           | амич           | іен т          | овар            | •           | •             |               | •     |        |       |     | 54 |
|      | 4.1.          | Стъпа          | ала с         | дина          | миче           | ен тс          | вар с           | бип         | оляр          | ни тр         | анзи  | історі | И.    |     | 54 |
|      | 4.2.          | Стъпа          | ала с         | дина          | миче           | ен тс          | вар с           | MO          | S тра         | нзис          | тори  | ſ.     |       |     | 56 |
|      | 4.3.          | Анал           | из на         | стъг          | алат           | асд            | инам            | ичен        | това          | р пр          | и ви  | соки   | често | эти | 60 |
| Глав | <b>a 5.</b> ] | Каско          | дни           | усил          | вате           | лни            | стъп            | ала         | •             |               | •     |        |       |     | 64 |
|      | 5.1.          | Каско          | одни          | стъп          | ала с          | бип            | олярн           | и тр        | анзи          | стор          | И.    |        |       |     | 64 |
|      | 5.2.          | Каско          | одни          | стъп          | ала с          | MO             | S тра           | нзис        | тори          |               |       |        |       |     | 66 |

| Глава 6. Диференциални усилватели                                                         | •   | •   | 70  |
|-------------------------------------------------------------------------------------------|-----|-----|-----|
| 6.1. Диференциални усилватели с биполярни транзистори                                     | Ι.  |     | 70  |
| 6.2. Диференциални усилватели с MOS транзистори                                           |     |     | 74  |
| 6.3. Варианти на схемата на диференциалния усилвател.                                     |     |     | 78  |
| Глава 7. Изходни стъпала на интегралните схеми                                            | •   | •   | 83  |
| 7.1. Изходни стъпала с високо изходно съпротивление.                                      |     |     | 83  |
| 7.2. Изходни стъпала с ниско изходно съпротивление.                                       |     |     | 90  |
| Глава 8. Операционни усилватели                                                           | •   | •   | 94  |
| 8.1. Операционни усилватели на проводимост                                                |     |     | 94  |
| 8.2. Стандартни операционни усилватели                                                    |     |     | 108 |
| 8.3. Операционни усилватели на ток                                                        |     |     | 109 |
| 8.4. Операционни усилватели с отрицателна обратна връзка по ток                           |     |     | 111 |
| Глава 9. Работа на MOS транзисторите в режим на слаба ин<br>(подпрагова област)           | вер | сия | 113 |
| 9.1. Определяне на параметрите на модела<br>в режим на слаба инверсия.                    |     |     | 114 |
| 9.2. Анализ и оразмеряване на нелинейни схеми с MOS транзистори в режим на слаба инверсия |     |     | 117 |
| Глава 10. Приложения на "ефекта на подложката" в MOS                                      |     |     |     |
| интегралните схеми                                                                        | •   | •   | 123 |
| 10.1. CMOS диференциален усилвател управляван чрез<br>"ефекта на подложката"              |     |     | 123 |
| 10.2. Широкодиапазонен CMOS кръгов генератор .                                            |     |     | 126 |
| Литература                                                                                | •   |     | 130 |

# ОСНОВНИ ОЗНАЧЕНИЯ И СЪКРАЩЕНИЯ

# Означения и съкращения при биполярните транзистори

| БТ, ВТЈ                                               | - биполярен транзистор                                          |
|-------------------------------------------------------|-----------------------------------------------------------------|
| $I_B \ , I_E \ , I_C$                                 | - постоянни токове в БТ;                                        |
| $V_{BE},V_{CE},V_{CB}$                                | - постоянни напрежения в БТ;                                    |
| i <sub>b</sub> , i <sub>e</sub> , i <sub>c</sub>      | - променливи съставки на токовете в БТ;                         |
| $u_{be}^{},u_{ce}^{},u_{cb}^{}$                       | - променливи съставки на напреженията в БТ;                     |
| I <sub>S</sub>                                        | - ток на насищане;                                              |
| $\phi_{T}$                                            | - топлинен потенциал;                                           |
| β                                                     | - коефициент на усилване по ток в БТ;                           |
| $\beta_{R}$                                           | - инверсен коефициент на усилване по ток в БТ;                  |
| α                                                     | - коефициент на предаване по ток в БТ;                          |
| $\alpha_{R}$                                          | - инверсен коефициент на предаване по ток в БТ;                 |
| V <sub>AF</sub>                                       | - напрежение на Ерли за БТ;                                     |
| r <sub>bb'</sub>                                      | <ul> <li>обемно съпротивление на базата</li> </ul>              |
| r <sub>i</sub>                                        | - диференциално входно съпротивление на БТ                      |
| r                                                     | при свързване ОЕ;<br>- диференциално съпротивление на емитерния |
| 'e                                                    | преход на БТ;                                                   |
| r <sub>o</sub>                                        | <ul> <li>изходно диференциално съпротивление на БТ;</li> </ul>  |
| 9 <sub>m</sub>                                        | - стръмност (проходна проводимост);                             |
| 9 <sub>o</sub>                                        | <ul> <li>изходна диференциална проводимост;</li> </ul>          |
| $\mathbf{C}_{b'e}, \mathbf{C}_{b'c}, \mathbf{C}_{cs}$ | - паразитни капацитети в БТ;                                    |
| f <sub>T</sub>                                        | - честота на единично усилване;                                 |
| C <sub>j</sub>                                        | - бариерен капацитет на <i>p-n</i> преход;                      |
| C <sub>d</sub>                                        | - дифузен капацитет на <i>р-п</i> преход.                       |

5

6

# Означения и съкращения в MOS, CMOS и полеви транзистори

| I <sub>D</sub>                                                       | - | постоянен дрейнов ток на MOS транзистор;                                     |
|----------------------------------------------------------------------|---|------------------------------------------------------------------------------|
| $V_{GS}, V_{GD}, V_{DS}, V_{SB}$                                     | - | постоянни напрежения между изводите на MOS транзистор;                       |
| V <sub>DSAT</sub>                                                    | - | напрежение на насищане на изходните<br>характеристики на MOS транзистор;     |
| V <sub>eff</sub>                                                     | - | ефективно напрежение на МОЅ транзистор;                                      |
| V <sub>TO</sub>                                                      | - | прагово напрежение на MOS транзистор при напрежение $V_{SB} = 0V$ ;          |
| V <sub>T</sub>                                                       | - | прагово напрежение на MOS транзистор при<br>напрежение V <sub>SB</sub> ≠ 0V; |
| k'                                                                   | - | фактор на стръмността при MOS транзисторите;                                 |
| W                                                                    | - | широчина на канала на MOS транзистор;                                        |
| L                                                                    | - | дължина на канала на MOS транзистор;                                         |
| λ                                                                    | - | коефициент на модулация на дължината на канала на MOS транзистор;            |
| $\mathbf{C}_{gs}, \mathbf{C}_{gd}, \mathbf{C}_{sb}, \mathbf{C}_{db}$ | - | паразитни капацитети в MOS транзистора;                                      |
| L <sub>OV</sub>                                                      | - | дължина на припокриването между гейта и<br>copca (дрейна и copca);           |
| r <sub>o</sub>                                                       | - | диференциално изходно съпротивление на транзистор;                           |
| N, n                                                                 | - | индекс за n-MOS транзистори;                                                 |
| Р, р                                                                 | - | индекс за p-MOS транзистори;                                                 |
| C <sub>OX</sub>                                                      | - | специфичен капацитет на окиса под гейта;                                     |
| V <sub>P</sub>                                                       | - | прагово напрежение на полеви транзистор с <i>p-n</i> преход;                 |
| I <sub>DSS</sub>                                                     | - | дрейнов ток на полеви транзистор с <i>p-n</i> преход при $V_{GS} = 0$ V.     |

| 7 |  |
|---|--|
| 1 |  |
| ' |  |

# Означения и съкращения в електронните схеми

| R <sub>i</sub>      | - | входно съпротивление;                                                                          |
|---------------------|---|------------------------------------------------------------------------------------------------|
| R <sub>o</sub>      | - | изходно съпротивление;                                                                         |
| G <sub>i</sub>      | - | входна проводимост;                                                                            |
| G <sub>o</sub>      | - | изходна проводимост;                                                                           |
| A <sub>u</sub>      | - | коефициент на усилване по напрежение;                                                          |
| A <sub>i</sub>      | - | коефициент на усилване по ток;                                                                 |
| G <sub>m</sub>      | - | стръмност (проходна проводимост);                                                              |
| f <sub>(-3dB)</sub> | - | гранична честота на стъпалото на ниво -3dB (честотна лента);                                   |
| GBW                 | - | произведение от стойностите на коефициента на усилване $A_u$ и честотната лента $f_{(-3dB)}$ . |

# Графични означения



#### Увод

В книгата са разгледани и анализирани най-разпространените схемотехнически решения на основните стъпала на монолитните интегрални схеми. Главно внимание е отделено на базовите схеми за изграждане на аналоговите и аналогово-цифровите интегрални схеми, които напоследък намират все по-широко приложение при реализацията на съвременните устройства за обработка на сигнали и информация [6].

За целта, в първа глава, са разгледани основните различия между дискретната и интегралната схемотехника и моделите от първи ред на интегралните биполярни, MOS и полеви транзистори, които се използват при първоначалните (ръчни) анализи и изчисления на схемите.

Във втора глава са описани основните решения на задаващи източници на ток и токови огледала с биполярни и MOS транзистори.

В трета глава са представени най-често използваните схеми за установяване на работната точка в интегралните схеми.

В четвърта глава са разгледани схемите с динамичен товар, а в пета глава - интегралните каскодни усилвателни стъпала.

В шеста глава се анализират основните схеми на интегрални диференциални усилватели.

В седма глава са описани изходните стъпала на аналоговите интегрални схеми.

В осма глава са представени базовите схемни решения на различните типове интегрални операционни усилватели. Специално внимание е отделено на проектирането на операционни усилватели с ниско захранващо напрежение и широк диапазон на входния синфазен сигнал.

В девета глава е разгледана работата на MOS транзисторите в подпраговата област и са описани схемни решения на маломощни нелинейни преобразуватели.

В десета глава са представени аналогови и импулсни CMOS схеми, чието действие и параметри се управляват чрез "ефекта на подложката".

Проектирането на интегрални схеми е една от най-динамичните области на съвременната електроника. Написването на тази книга е предизвикано от необходимостта от допълване и актуализация на материала по дисциплината "Схемотехника на интегралните схеми", водена на част от студентите от специалността "Електроника" в Техническия университет -София. Книгата трябва да се разглежда като развитие на съществуващите учебници и учебни помагала [15, 16, 17]. При написването й е взето пред вид и съдържанието на учебните пособия [21, 23, 24, 31] по основните схемотехнически дисциплини, изучавани в момента. Този подход позволи на автора да се съсредоточи върху обобщаването и представянето на съществените и перспективни, според него, теми в интегралната схемотехника, свързани с проектирането и реализацията на основните схемни елемен-

УВОД

Разработването на монолитни интегрални схеми включва три основни етапа [6]: проектиране на архитектурата, схемотехническо проектиране и топологично проектиране. Задачата на проектирането на архитектурата е да се синтезира блоковата схема на устройството. Обект на схемотехническото проектиране са анализа, синтеза и оразмеряването на елементите на проектираната интегрална схема. При топологичното проектиране се създава многослойно графично изображение на отделните интегрални елементи върху чипа и връзките между тях.

Системният подход при проектирането на интегрални схеми се основава на прилагането на трите основни принципа при решаването на задачи от областта на проектирането: йерархичност, декомпозиция и структурност [6, 14]. Приложението им е наложило в практиката т. нар. "front-end" (отгоре-надолу) методология [34], характеризираща се с последователна декомпозиция на обобщената блоковата схема на проектираното устройство до достигането на стандартни базови структури. Този подход се използва както при аналоговите така и при цифровите интегрални схеми [12].

Основните затруднения при прилагането на описания подход при проектирането на аналогови интегрални схеми, са свързани с многообразието на съществуващите базови структури и техните конкретни схемни решения. Поради големите възможности за вариране при избора на схемите, процедурата за проектиране на аналогови схеми се характеризира със значителна сложност и продължителност [6]. При нея, от съществено значение са опитът и познанията на проектанта, усетът му при решаване на подобни задачи и, не на последно място, достъпът му до информация за съществуващите варианти на базови решения. В зависимост от конкретното задание, с помощта на теоретични анализи, се избират няколко схеми, за които се предполага, че най-пълно отговарят на предварителните изисквания. Следват оразмеряване, компютърна симулация, сравнение на получените резултати за различните схеми и окончателен избор на подходящото решение. Обикновено, това е модификация на съществуващо схемно решение, но понякога това може да бъде и изцяло нова схема. С помощта на целенасочени симулации, в интерактивен режим, избраното решение се оптимизира по отношение на желаните параметри [4, 12, 13].

От казаното до тук следва, че задачата на проектирането на аналогови интегрални схеми почти винаги има много възможни решения. От тях конструкторът трябва да избере най-доброто в техническо и икономическо отношение [15]. За да се постигне това е необходимо той да бъде запознат много добре с основните решения на елементарните стъпала на интегралните схеми и методите за техния анализ.

ти на модерните аналогови и аналогово-цифрови интегрални схеми. При изложението на всяка от главите, стремежът е не да се опишат всички съществуващи решения, а да се демонстрират и обяснят принципите на изграждане на съответния клас схеми, техните основни параметри и възможния диапазон на изменението им. Целта е, студентите, въз основа на получените познания, навици и умения за анализ и проектиране на основните схемни решения, да могат да прилагат същия подход и при изучаването и изследването на нови схеми. За това би трябвало да допринесат и включените примери за анализ и проектиране на базови стъпала - главно CMOS схеми, които са слабо застъпени в издадената у нас литература по аналогова и интегрална схемотехника.

Авторът се надява, че представената книга ще бъде полезна за студентите и инженерите, работещи в областта на проектирането и приложението на интегрални схеми. Всички отзиви, препоръки и забележки ще бъдат приети с благодарност на адреси:

*emanolov@yahoo.com* и *edm@ymei.acad.bg*.

29.05.2002 г.

Емил Д. Манолов

# 1.1. ОСОБЕНОСТИ ПРИ ПРОЕКТИРАНЕТО НА ИС

Особеностите и ограниченията на технологичния процес, при производството на монолитни интегрални схеми, са причина за значителни различия в принципите и методите за схемотехническо проектиране на интегралните и дискретните схеми [20].

Основните недостатъци на интегралните технологии, които препятстват директното пренасяне на дискретните схемни решения върху чип, са:

- ограниченията в елементната база;
- големите толеранси на параметрите на интегралните елементи;
- силните температурни зависимости на елементите.

От друга страна, интегралните технологии предлагат и редица предимства спрямо дискретните. По-съществените от тях са:

- възможност за реализация на схеми с огромен брой (10<sup>5</sup> - 10<sup>6</sup>) активни елементи;

 наличие на силна корелация между стойностите на параметрите на елементите върху чипа;

- възможности за получаване на елементи с различни параметри и характеристики, чрез избор на геометрията на приборите.

Ограниченията в елементната база се отразяват най-вече върху използването на пасивни елементи. Например, поради прекаленото нарастване на площта на кристала, почти не се използват резистори със стойности над 50 к $\Omega$  и кондензатори над 50 pF, а реализацията на интегрални индуктивности съвсем до скоро се смяташе за невъзможна. По тази причина интегралните схеми се проектират предимно като транзисторни схеми с непосредствени връзки и минимален брой пасивни компоненти.

Търсенето и използването на изцяло транзисторни решения на основните стъпала се благоприятства от наличието на силна корелация между стойностите на параметрите на елементите. Това позволява широко да се прилагат ефективни схемни решения като диференциални усилватели, токови огледала, динамични товари и др., при които съгласуването на характеристиките на изграждащите ги елементи е от съществено значение.

Големите толеранси на параметрите на интегралните елементи (над 20-30 %) поставят специфични изисквания към използваните схемни решения. Желателно е характеристиките на схемите да не зависят или да зависят съвсем слабо от тези толеранси. Това се постига чрез използване на схеми, чиито изходни параметри зависят от отношението на взаимно корелирани параметри на елементите, а не от абсолютните им стойности. Понеже интегралните схеми са с непосредствена връзка, температурната нестабилност на изграждащите ги елементи има силно отрицателен ефект върху постояннотоковия им режим. За избягване на този недостатък най-често се използват отрицателни обратни връзки и схемни решения, които стабилизират или компенсират нежелателния температурен дрейф.

Типично за интегралните елементи е, че повечето от техните основни параметри и характеристики зависят главно от използваните технологии и не могат да се избират от проектанта. Например, при биполярните схеми, параметърът  $\beta$  е фиксиран (със съответния толеранс) от технологичния процес и проектантът може да варира само с площите на отделните транзистори. При MOS схемите факторът на стръмността k' и праговото напрежение V<sub>T</sub> се определят от технологията и конструкторът може да задава единствено размерите W (широчина) и L (дължина) на канала на използваните транзистори.

От казаното по-горе следва, че интегралните схеми се състоят от голям брой транзистори с различна геометрия и взаимно корелирани параметри. Това на практика изключва макетирането на схемите като средство за тяхното изучаване и оптимизация. Оценката и анализа на техническите характеристики на схемите, в процеса на проектиране, задължително се извършва чрез симулация [4, 19, 33, 34].

Анализът и първоначалното оразмеряване на избраните схемни решения най-често се извършват ръчно, с помощта на моделите на интегралните елементи от първи ред. По-долу са разгледани най-използваните модели за ръчен анализ и изчисления на интегрални схеми.

# 1.2. ИНТЕГРАЛНИ БИПОЛЯРНИ ТРАНЗИСТОРИ

1.2.1. Еквивалентни схеми по постоянен ток

#### Работа в нормален активен режим

(V<sub>BE</sub>>0.5V, V<sub>CB</sub>>-0.3V - за п-р-п транзистори) (V<sub>BE</sub><-0.5V, V<sub>CB</sub><0.3V - за р-п-р транзистори)



#### Фиг. 1-1:

Постояннотокова еквивалентна схема на биполярен транзистор, подходяща за ръчни анализи и изчисления.

12

11

На Фиг. 1-1 е показана постояннотоковата еквивалентна схема на биполярен транзистор, подходяща за ръчни анализи и изчисления. Основните зависимости между токовете и напреженията в нея са [4]:

$$(1-1) \qquad I_{\mathsf{E}} = I_{\mathsf{C}} + I_{\mathsf{B}}$$

$$(1-2) \qquad \qquad \mathsf{V}_{\mathsf{CE}} = \mathsf{V}_{\mathsf{BE}} + \mathsf{V}_{\mathsf{CE}}$$

(1-3) 
$$I_{C} \approx I_{S} \exp\left(\frac{V_{BE}}{\phi_{T}}\right) \left(1 + \frac{V_{CE}}{V_{AF}}\right);$$

(1-4) 
$$I_{\mathsf{B}} \approx \frac{I_{\mathsf{C}}}{\beta};$$

(1-5) 
$$I_{\mathsf{E}} \approx \frac{\mathsf{I}_{\mathsf{C}}}{\alpha};$$

(1-6) 
$$I_{S} = AJ_{S};$$

(1-7) 
$$\alpha = \frac{\beta}{1+\beta};$$

(1-8) 
$$\varphi_{\mathsf{T}} = \frac{\mathsf{k}\mathsf{T}}{\mathsf{q}}$$

В представените зависимости плътността на тока през емитерния преход  $J_S$ , напрежението на Ерли  $V_{AF}$ , коефициентът на усилване по ток  $\beta$  и коефициентът на предаване по ток  $\alpha$  са параметри, зависещи от технологичния процес; площта на емитерния преход  $A_E$  е конструктивен параметър, а топлинният потенциал  $\phi_T$  е функция на околната среда (при температура на околната среда T = 300 K,  $\phi_T \approx 25.8$  mV).

Като следствие от (1-3) и (1-5), за определяне на напрежението върху емитерния преход, се получава опростената формула

(1-9) 
$$V_{\text{BE}} \approx \phi_{\text{T}} \ln \left( \frac{I_{\text{C}}}{I_{\text{S}}} \right) \approx \phi_{\text{T}} \ln \left( \frac{I_{\text{E}}}{I_{\text{S}}} \right).$$

Стойността на напрежението  $V_{BE}$  за маломощните интегрални транзистори е между 0.5V и 0.8V, в зависимост от площта на прехода и големината на протичащите токове. Затова, за ориентировъчни изчисления, често се използва опростената постояннотокова еквивалентната схема, показана на Фиг. 1-2. В тази схема преходът  $V_{BE}$  е моделиран с генератор на еталонно напрежение 0.7V, а между колектора и емитера е свързан генератор на ток. Действието на ефекта на Ерли най-често се пренебрегва (особено при ниски захранващи напрежения), така че за колекторния и емитерния ток може да се използва формулата

(1-10) 
$$I_{C} \approx I_{E} \approx I_{S} \exp\left(\frac{V_{BE}}{\varphi_{T}}\right).$$
  
 $B \xrightarrow{I_{B}} \underbrace{I_{C}}_{0.7V} \xrightarrow{+}_{-} \underbrace{I_{C}}_{-} \xrightarrow{I_{C}} C$ 

#### Фиг. 1-2: Опростена постояннотокова еквивалентна схема на интегрален биполярен транзистор.

Представените еквивалентни схеми са за *n-p-n* транзистори. За да се използват и при *p-n-p* транзисторите е достатъчно да се обърнат посоките на токовете и полярностите на напреженията между изводите им.

# Работа в инверсен нормален режим

 $(V_{BC} > 0.5V, V_{BE} < 0.3V$  - за n-p-n транзистори)  $(V_{BC} < -0.5V, V_{BE} > -0.3V$  - за p-n-р транзистори )

В този режим емитерът и колекторът сменят местата си. Еквивалентните схеми и уравненията са аналогични на тези в нормален активен режим, но с разликата, че коефициентите  $\alpha_R$  и  $\beta_R$  са над 10-20 пъти помалки от съответните коефициенти  $\alpha$  и  $\beta$ .

#### Работа в ключов режим

Еквивалентната схема на *n-p-n* транзистор в областта на насищане е показана на Фиг. 1-3.



**Фиг. 1-3:** Еквивалентна схема на биполярен транзистор в областта на насищане.

При изпълнение на токовия критерий за насищане

(1-11) 
$$I_{\mathsf{B}} > I_{\mathsf{BSAT}} = \frac{I_{\mathsf{CSAT}}}{\beta}$$

стойностите на напреженията между изводите на транзистора са

14

(1-12) 
$$|V_{\text{BESAT}}| \approx (0.7 \div 0.9) \text{ V};$$

(1-13) 
$$|V_{CESAT}| \approx (0.1 \div 0.2) V.$$

На Фиг. 1-4 е показана опростената еквивалентна схема на интегралния биполярен транзистор в областта на отсечка. Понеже и двата p-n прехода са запушени, през тях текат само обратните им токове, които при ръчните изчисления и анализи се приемат равни на нула.



# 1.2.2. Еквивалентни схеми на биполярните транзистори при малък променлив сигнал

Обобщена еквивалентна схема



Фиг. 1-5: Обобщена еквивалентна схема на интегрален биполярен транзистор при малък променлив сигнал.

Най-често използваната обобщена малосигнална еквивалентна схема на интегралния биполярен транзистор е показана на Фиг. 1-5 [5, 7]. В нея:

-  $r_{bb'}$  е обемното съпротивление на базата (обикновено е между 20  $\Omega$  и 500  $\Omega$ );

- r<sub>i</sub> е диференциалното входно съпротивление в схема ОЕ

(1-14) 
$$\mathbf{r}_{i} = \frac{\mathsf{d}\mathsf{V}_{\mathsf{B}\mathsf{E}}}{\mathsf{d}\mathsf{I}_{\mathsf{B}}} = (1+\beta)\mathbf{r}_{\mathsf{e}} \approx (1+\beta)\frac{\phi_{\mathsf{T}}}{\mathsf{I}_{\mathsf{E}}} = \frac{1+\beta}{\mathsf{g}_{\mathsf{m}}} \approx \frac{\beta}{\mathsf{g}_{\mathsf{m}}} = \beta\mathbf{r}_{\mathsf{e}}$$

- r<sub>e</sub> е диференциалното съпротивление на емитерния преход

(1-15) 
$$\mathbf{r}_{\mathsf{e}} = \frac{\mathsf{d} \mathsf{V}_{\mathsf{B}\mathsf{E}}}{\mathsf{d} \mathsf{I}_{\mathsf{E}}} \approx \frac{\varphi_{\mathsf{T}}}{\mathsf{I}_{\mathsf{E}}} = \frac{\mathsf{r}_{\mathsf{i}}}{1+\beta} = \frac{\alpha}{\mathsf{g}_{\mathsf{m}}} \approx \frac{1}{\mathsf{g}_{\mathsf{m}}};$$

-  $g_m$  е стръмността на транзистора

(1-16) 
$$g_{m} = \frac{dI_{C}}{dV_{BE}} \approx \frac{I_{C}}{\phi_{T}} = \alpha \frac{I_{E}}{\phi_{T}} = \frac{\alpha}{r_{e}} \approx \frac{1}{r_{e}} = \frac{I_{E}}{\phi_{T}};$$

- r<sub>o</sub> е изходното съпротивление

(1-17) 
$$r_{o} = \frac{dV_{CE}}{dI_{C}} \approx \frac{V_{AF}}{I_{C}} \approx \frac{V_{AF}}{I_{E}};$$

- r<sub>b'c</sub> е диференциалното съпротивление на колекторния преход.

(1-18) 
$$r_{b'c} \approx 10\beta r_{o};$$

-  $C_{b'e}$ е капацитета на прехода база - емитер. Той зависи от бариерния капацитет  $C_i$ и дифузния капацитет  $C_d\colon$ 

(1-19) 
$$C_{b'e} = C_j + C_d.$$

Бариерният капацитет на *p-n* преход, включен в права посока, е [5, 7].

(1-20) 
$$C_j \cong 2A_E C_{je0} = 2C_{e0}$$
,

където  $A_E$  е площта на емитерния преход, а  $C_{je0}$  е специфичния (за единица площ) бариерен капацитет при  $V_{BE} = 0$  V, а  $C_{e0}$  е бариерния капацитет на емитерния преход при  $V_{BE} = 0$  V.

За дифузния капацитет е в сила

(1-21) 
$$C_{d} = \tau_{T} \frac{I_{C}}{\varphi_{T}} = g_{m} \tau_{T},$$

където  $\tau_{T}$  е времето за преминаване на токоносителите през базата.

Обикновено, при включване в права посока, стойността на дифузния капацитет преобладава съществено над бариерния.

- С<sub>сs</sub> е капацитета на прехода колектор-подложка

(1-22) 
$$C_{cs} = \frac{A_{T}C_{js0}}{\sqrt{1 + \frac{V_{CS}}{\Phi_{S0}}}} = \frac{C_{s0}}{\sqrt{1 + \frac{V_{CS}}{\Phi_{S0}}}},$$

където C<sub>js0</sub> е специфичния бариерен капацитет колектор-подложка при  $V_{CS} = 0 \text{ V}, \text{ C}_{s0}$  е общия бариерен капацитет при  $V_{CS} = 0 \text{ V}, \Phi_{S0}$  е контактната потенциална разлика, а  $A_T$  - ефективната площ на прехода;

- С<sub>b'с</sub> е капацитета на колекторния преход

(1-23) 
$$C_{b'c} = \frac{A_C C_{jc0}}{\sqrt[3]{1 + \frac{V_{CB}}{\Phi_{S0}}}} = \frac{C_{c0}}{\sqrt[3]{1 + \frac{V_{CB}}{\Phi_{S0}}}},$$

където  $C_{jc0}$  е специфичния бариерен капацитет на прехода при  $V_{CB} = 0$  V,

 $C_{c0}$  е бариерния капацитет на прехода база-колектор при  $V_{CB} = 0$  V, а  $A_{C}$  - ефективната площ на колекторния преход.

- Честотата на единично усилване f<sub>T</sub> e [7]

(1-24) 
$$f_{T} = \frac{1}{2\pi} \frac{g_{m}}{(C_{b'e} + C_{b'c})}.$$

Опростени еквивалентни схеми при ниски честоти



**Фиг. 1-6:** Опростена еквивалентна схема на биполярен транзистор в свързване ОЕ.

Най-често използваните модели на транзистора за работа при ниски честоти са показани на Фиг. 1-6 и Фиг. 1-7. Те са получени чрез опростяване на обобщения модел от Фиг. 1-5. Пренебрегнати са паразитните капацитети (практически те влияят главно при средни и високи честоти) и съпротивленията  $\mathbf{r}_{bb'}$  (много по-малко от  $\mathbf{r}_i$ ) и  $\mathbf{r}_{b'c}$  (много по-голямо от  $\mathbf{r}_o$ ). Схемата от Фиг. 1-6 се препоръчва за използване в свързване общ емитер, а схемата от Фиг. 1-7 е подходяща за използване в свързване обща база.





18

17

# 1.3. ИНТЕГРАЛНИ ДИОДИ

Диодите в интегралните схеми се реализират чрез подходящо свързване на изводите на транзисторите. Съществуват пет основни варианта за реализация на интегралните диоди (Фиг. 1-8) [15] : В-Е, В-С, ВС-Е, В-СЕ, С-ВЕ.



Най-голямо приложение намира свързването ВС-Е, което се характеризира с най-малък пад в права посока и много добри импулсни и честотни свойства.

#### 1.3.1. Постояннотокови зависимости при интегралния диод

Включване в права посока

В права посока, за тока и напрежението на диода, са в сила:

(1-25) 
$$V_{\mathsf{F}} = \mathsf{m}\varphi_{\mathsf{T}} \mathsf{ln}\left(\frac{\mathsf{l}_{\mathsf{F}}}{\mathsf{l}_{\mathsf{S}}} + 1\right) \approx \varphi_{\mathsf{T}} \mathsf{ln}\left(\frac{\mathsf{l}_{\mathsf{F}}}{\mathsf{l}_{\mathsf{S}}}\right);$$

1-26) 
$$I_{F} = I_{S} \left[ exp \left( \frac{V_{F}}{m\phi_{T}} \right) - 1 \right] \approx I_{S} exp \left( \frac{V_{F}}{\phi_{T}} \right);$$

(1-27)  $I_{S} = AJ_{S}$ 

В горните изрази с  $I_F$  е означен тока през диода в права посока, с  $V_F$ - напрежението върху диода,  $I_S$  е тока на насищане;  $J_S$ - плътността на тока през прехода, A е площта на прехода, а  $m\approx(1\div3)$  е емисионен коефициент.

Опростената еквивалентната схема на диода по постоянен ток, при включване в права посока, представлява генератор на напрежение със стойност  $V_F$ , чиято точна стойност може да се определи с помощта на уравнение (1-25). За груби изчисления може да се приеме, че  $V_F$  = 0.7 V.

### Включване в обратна посока

В обратна посока, по постоянен ток, диодът се моделира най-често с отворен ключ.

# 1.3. 2. Променливотокова еквивалентна схема

Променливотоковият модел на диода е показан на Фиг. 1-9. С  $r_d$  е означено диференциалното съпротивление, а с  $C_j$  и  $C_d$  - бариерния и дифузния капацитети. И трите величини се определят както при биполярните транзистори:  $r_d$  - по формула (1-15),  $C_j$ - по формула (1-20) и  $C_d$  - по формула (1-21).



**Фиг. 1-9:** Опростен променливотоков модел на интегрален диод.

# 1.4. ИНТЕГРАЛНИ МОЅ ТРАНЗИСТОРИ

1.4.1. Основни постояннотокови зависимости и модели

# Работа в областта на силна инверсия

 $(V_{GS} \ge V_{TN} + 100 mV$  при п-MOS транзисторите)  $(V_{GS} \le V_{TP} - 100 mV$  при р-MOS транзисторите)

Линейна (омическа) област на изходните характеристики

Условието за работа на MOS транзисторите в линейната (омическа) област на изходните характеристики е

(1-28) 
$$|\mathsf{V}_{\mathsf{DS}}| \le |\mathsf{V}_{\mathsf{DSAT}}| = |\mathsf{V}_{\mathsf{eff}}| = |\mathsf{V}_{\mathsf{GS}} - \mathsf{V}_{\mathsf{T}}|.$$

На Фиг. 1-10 е показана постояннотоковата еквивалентна схема на MOS транзистор, работещ в този режим [4].





Дрейновият ток, в този случай, е

(1-29) 
$$I_{\rm D} = {\rm k}' \frac{{\rm W}}{{\rm L}} ({\rm V}_{\rm GS} - {\rm V}_{\rm T} - \frac{{\rm V}_{\rm DS}}{2}) {\rm V}_{\rm DS}.$$

За определяне на R<sub>LIN</sub> се използва формулата

(1-30) 
$$\mathsf{R}_{\mathsf{LIN}} \approx \frac{1}{\mathsf{k}'(\mathsf{W}/\mathsf{L})(\mathsf{V}_{\mathsf{GS}} - \mathsf{V}_{\mathsf{T}})} = \frac{1}{\mathsf{k}'(\mathsf{W}/\mathsf{L})\mathsf{V}_{\mathsf{eff}}}$$

а за праговото напрежение е в сила

(1-31) 
$$\mathsf{V}_{\mathsf{T}} = \mathsf{V}_{\mathsf{TO}} + \gamma \left( \sqrt{|2\phi_{\mathsf{F}}| + \mathsf{V}_{\mathsf{SB}}} - \sqrt{|2\phi_{\mathsf{F}}|} \right) \approx \mathsf{V}_{\mathsf{TO}} + \frac{1}{2} \sqrt{\mathsf{V}_{\mathsf{SB}}}$$

В горните зависимости:

- V<sub>eff</sub> е ефективното напрежение

(1-32) 
$$V_{eff} = V_{GS} - V_T;$$

- V<sub>T</sub> е праговото напрежение при V<sub>SB</sub>  $\neq$ 0 V, а V<sub>TO</sub> - при V<sub>SB</sub> =0 V;

- φ<sub>F</sub> и γ са параметри, зависещи от технологията;

- к' е фактор на стръмността - технологичен параметър

(1-33)  $k' = \mu C_{OX};$ 

- µ е подвижността на токоносителите;
- Сох е специфичния капацитет на окиса под гейта;
- W и L са широчината и дължината на канала.

Горните изрази са в сила за MOS транзистори с индуциран *n*- канал. Те могат да се приложат и за MOS транзистори с индуциран *p*- канал, ако се приеме, че напреженията в тях са взети с техните абсолютни стойности. Посоченото е в сила и за останалите формули, които ще бъдат представени по-нататък в изложението, освен ако изрично не е оказано друго.

Област на насищане на изходните характеристики (активна област)

Условието за работа на MOS транзисторите в активната област е

(1-34)  $\left| \mathsf{V}_{\mathsf{DS}} \right| \ge \left| \mathsf{V}_{\mathsf{DSAT}} \right| = \left| \mathsf{V}_{\mathsf{eff}} \right| = \left| \mathsf{V}_{\mathsf{GS}} - \mathsf{V}_{\mathsf{T}} \right|$ 

На Фиг. 1-11 е показана постояннотоковата еквивалентна схема на MOS транзистор, работещ в областта на насищане на изходните характеристики [4].



Фиг. 1-11: Постояннотокова еквивалентна схема на MOS транзистор в областта на насищане на изходните характеристики.

22

Токът  $I_{DSAT}$  и съпротивлението  $R_{DS}$  се дават с изразите:

(1-35) 
$$I_{\text{DSAT}} = \frac{k'}{2} \frac{W}{L} (V_{\text{GS}} - V_{\text{T}})^2,$$

(1-36) 
$$R_{DS} = \frac{1}{\lambda (k'/2) (W/L) (V_{GS} - V_T)^2}.$$

За общия дрейнов ток I<sub>D</sub> се получава

(1-37) 
$$I_{D} = I_{DSAT} (1 + \lambda V_{DS}) = \frac{k'}{2} \frac{W}{L} (V_{GS} - V_{T})^{2} (1 + \lambda V_{DS})$$

където  $\lambda$ е коефициент на модулация на дължината на канала. Типичната му стойност е между 0.005 и 0.1 V $^{-1}$ и може да се определи с приблизителната формула [7]

(1-38) 
$$\lambda \approx \frac{A}{2L\sqrt{V_{DS} - V_{GS} + V_T + \Phi_0}}.$$

В тази формула  $\Phi_0$  е контактната потенциална разлика (технологичен параметър), а А зависи от концентрацията на примесите в подложката N<sub>SUB</sub> (за ориентировъчни изчисления може да се използва зависимостта  $A \approx \frac{36000}{1000}$ )

$$\sim \frac{1}{\sqrt{N_{SUB}}}$$

Като се вземе пред вид тенденцията към използване на ниски захранващи напрежения, за първоначално определяне на тока  $I_D$  може да се препоръча използването на опростената формула (1-35), т.е. да се приеме, че  $\lambda = 0$  V. Тогава се получава  $I_D = I_{DSAT}$ .

#### Работа в областта на слаба инверсия

 $(V_{GS} \le V_{TN} + 100 mV$  за n-MOS транзистор)  $(V_{GS} \ge V_{TP} - 100 mV$  за p-MOS транзистор)

В областта на слаба инверсия (подпраговата област) зависимостта на дрейновия ток от приложените напрежения е експоненциална [6]

(1-39) 
$$I_{D} = SI_{DO} \left[ 1 - \exp\left(-\frac{V_{DS}}{\phi_{T}}\right) \right] \exp\left(\frac{V_{GS} - V_{T}}{n\phi_{T}}\right) \exp\left(\frac{(n-1)V_{BS}}{n\phi_{T}}\right),$$

където  $V_{GS}$ ,  $V_{BS}$  и  $V_{DS}$  са напреженията между гейта и сорса, подложката и сорса и дейна и сорса; токът  $I_{DO}$  и факторът на наклона n са свързани с

технологичния процес; S = W/L е отношението между геометричните размери (широчина и дължина) на канала на транзистора.

#### 1.4.2. Еквивалентни схеми при малък променлив сигнал

#### Линейна (омическа) област

Малосигналният променливотоков модел на интегралните MOS транзистори е показана на Фиг. 1-12. В тази схема транзисторът е заместен с променливотоковото съпротивление  $r_o$ , а за моделиране на работата му при високи честоти са включени и паразитните капацитети:  $C_{gs}$  - между гейта и сорса,  $C_{gd}$  - между гейта и дрейна;  $C_{db}$ - между дрейна и подложката и  $C_{sb}$  - между сорса и подложката.

Приблизителните стойности на елементите от схемата се дават с изразите [7]:

(1-40) 
$$r_{o} = \frac{1}{k'(W/L)(V_{GS} - V_{T})},$$

(1-41) 
$$C_{gs} = C_{gd} \cong \frac{WLC_{OX}}{2} + WL_{OV}C_{OX}$$

където L<sub>OV</sub> е дължина на припокриване между гейта и дрейна (сорса);

(1-42) 
$$C_{sb} = C_{db} = \frac{C_{j0}(A_s + WL/2)}{\sqrt{1 + \frac{V_{sB}}{\Phi_0}}}$$

където  $A_S$  е площта на сорса (дрейна), а  $C_{j0}$  е специфичния бариерен капацитет сорс-подложка (дрейн-подложка) при  $V_{SB}(V_{DB}) = 0$  V.



Фиг. 1-12: Променливотокова еквивалентна схема на MOS транзистор в линейната област.

#### Област на насищане на изходните характеристики (активна област)

Променливотоковата еквивалентна схема на MOS транзистор работещ в областта на насищане на изходните характеристики (активна област) е показана на Фиг. 1-13.



**Фиг. 1-13:** Малосигнална променливотокова еквивалентна схема на MOS транзистор в областта на насищане на изходните характеристики (активна област).

Стойностите на параметрите в схемата се определят с изразите [5, 7]: - стръмност при управление през гейта g<sub>m</sub>

(1-43) 
$$g_{m} \approx k' \frac{W}{L} (V_{GS} - V_{T}) = \sqrt{2k' \frac{W}{L} I_{D}} = \frac{2I_{D}}{V_{GS} - V_{T}} = \frac{2I_{D}}{V_{eff}};$$

- стръмност при управление през подложката gmb

$$(1-44) \qquad \qquad \mathsf{g}_{\mathsf{mb}} \approx 0.2\mathsf{g}_{\mathsf{m}} ;$$

- изходно съпротивление r<sub>o</sub>

(1-45) 
$$\mathbf{r}_{o} = \frac{1}{\lambda \mathbf{I}_{D}};$$

- капацитет между гейта и сорса С<sub>аs</sub>

(1-46) 
$$C_{gs} = \frac{2}{3} WLC_{OX} + WL_{OV}C_{OX};$$

- капацитет между гейта и дрейна С<sub>од</sub>

$$(1-47) \qquad \mathsf{C}_{\mathsf{gd}} = \mathsf{WL}_{\mathsf{OV}}\mathsf{C}_{\mathsf{OX}};$$

- капацитет между сорса и подложката C<sub>sb</sub>

(1-48) 
$$C_{sb} = (A_S + WL)C_{js} + P_SC_{j-sw}$$
,

където: бариерният капацитет на прехода сорс - подложка C is е

(1-49) 
$$C_{js} = \frac{C_{j0}}{\sqrt{1 + \frac{V_{SB}}{\Phi_0}}},$$

24

23

капацитетът между сорса и слоя изолираща дифузия  $\mathsf{C}_{\mathsf{j-sw}}$  е

(1-50) 
$$C_{j-sw} = \frac{C_{j-sw0}}{\sqrt{1 + \frac{V_{SB}}{\Phi_0}}},$$

As е площта, а P<sub>S</sub> - периметъра на сорса, без частта от към гейта.

- капацитетът между дрейна и подложката  $C_{db}$  се определя подобно на капацитета между сорса и подложката  $C_{sb}$  :

(1-51) 
$$\mathbf{C}_{db} = \mathbf{A}_{D}\mathbf{C}_{jd} + \mathbf{P}_{D}\mathbf{C}_{j-sw} ;$$

(1-52) 
$$C_{jd} = \frac{C_{j0}}{\sqrt{1 + \frac{V_{DB}}{\Phi_0}}}.$$

Посочените паразитни капацитети влияят върху работата на MOS транзисторите при високи честоти, а генераторът на ток  $g_{mb}u_{bs}$  само при много големи стойности на товара в сорса. Ето защо, за първоначални анализи и изчисления при ниски честоти, схемата може да се опрости както е показано на Фиг. 1-14.



# 1.4.3. Ефекти на късия канал

Изразяват се в силно увеличение на наклона на изходните характеристики на MOS транзисторите (т.е. намаляване на изходното съпротивление  $r_0$  и увеличаване на коефициента на модулация на дължината на канала  $\lambda$ ) при дължини на канала L по-малки от  $2L_{min}$ .

При аналоговите схеми, този ефект има рязко отрицателно въздействие върху параметрите на схемите и за избягването му се препоръчва минималните размери на транзисторите да се избират неколкократно поголеми (от 2 до 5 пъти) от минимално допустимата дължина на канала на транзисторите, определена от избраната технология [13].

# 1.5. ИНТЕГРАЛНИ ПОЛЕВИ ТРАНЗИСТОРИ С РМ ПРЕХОД

#### 1.5.1. Постояннотокови зависимости

Стойността на дрейновия ток  $I_D$  в областта на насищане на изходните характеристики (активната област) на полевия транзистор с *p-n* преход и *n*- канал е [5]

(1-53) 
$$I_{\rm D} = I_{\rm DSS} \left( 1 - \frac{V_{\rm GS}}{V_{\rm P}} \right)^2 (1 + \lambda V_{\rm DS}),$$

където:

- V<sub>GS</sub> напрежение между гейта и сорса;
- V<sub>P</sub> прагово напрежение;
- $I_{DSS}$  дрейнов ток при  $V_{GS} = 0$  V;
- λ коефициент на модулация на дължината на канала.

#### 1.5.2. Еквивалентна схема при малки променливи сигнали

В представената на Фиг. 1-15 схема с  $g_m$  е означена стръмността, с  $r_o$  - изходно съпротивление, а с  $C_{gs}$ ,  $C_{gd}$  и  $C_{gb}$  - съответните паразитни капацитети между гейта и сорса, гейта и дрейна и гейта и подложката.



Фиг. 1-15: Променливотокова еквивалентна схема на полеви транзистор.

Основните параметри  $g_m$  и  $r_o$  на еквивалентната схема се определят с формулите [5] :

(1-54) 
$$g_{m} = \frac{dI_{D}}{dV_{GS}} = -\frac{2I_{DSS}}{V_{P}} \left(1 - \frac{V_{GS}}{V_{P}}\right) = g_{mo} \left(1 - \frac{V_{GS}}{V_{P}}\right),$$

където  $g_{mo} = -\frac{2I_{DSS}}{V_{P}}$  е максималната стойност на  $g_{m}$  при  $V_{GS} = 0$  V и

(1-55) 
$$\mathbf{r}_{o} = \frac{\mathsf{d} \mathsf{V}_{\mathsf{DS}}}{\mathsf{d} \mathsf{I}_{\mathsf{D}}} = \frac{1}{\lambda \mathsf{I}_{\mathsf{DSS}} \left(1 - \frac{\mathsf{V}_{\mathsf{GS}}}{\mathsf{V}_{\mathsf{P}}}\right)^{2}} \cong \frac{1}{\lambda \mathsf{I}_{\mathsf{D}}}.$$

# 1.6. ТИПИЧНИ ПАРАМЕТРИ НА БИПОЛЯРНИ И СМОЅ ИНТЕГРАЛНИ ТРАНЗИСТОРИ

# 1.6.1. Параметри на биполярни интегрални транзистори [5]

#### вертикален п-р-п транзистор

| Означение       | Величина                                                               | Стойност | Единици |
|-----------------|------------------------------------------------------------------------|----------|---------|
| ۱ <sub>s</sub>  | Ток на насищане                                                        | 5        | fA      |
| β               | Коефициент на усилване по ток в нормален активен режим                 | 200      | -       |
| $\beta_{R}$     | Коефициент на усилване по ток в инверсен активен режим                 | 2        | -       |
| V <sub>AF</sub> | Напрежение на Ерли в нормален<br>режим                                 | 130      | V       |
| τ <sub>T</sub>  | Време за преминаване на токоно-<br>сителите през базата                | 0.35     | nS      |
| C <sub>e0</sub> | Бариерен капацитет на емитерния<br>преход при V <sub>BE</sub> =0 V     | 1        | pF      |
| C <sub>c0</sub> | Бариерен капацитет на колектор-<br>ния преход при V <sub>BC</sub> =0 V | 0.3      | pF      |
| C <sub>s0</sub> | Бариерен капацитет на прехода<br>C-S при V <sub>CS</sub> = 0 V         | 3        | pF      |
| $\Phi_0$        | Контактна потенциална разлика за прехода В-Е                           | 0.7      | V       |
| $\Phi_{C0}$     | Контактна потенциална разлика за прехода В-С                           | 0.55     | V       |
| $\Phi_{S0}$     | Контактна потенциална разлика за прехода C-S                           | 0.52     | V       |

#### хоризонтален р-п-р транзистор

| Означение       | Величина                                                  | Стойност | Единици |
|-----------------|-----------------------------------------------------------|----------|---------|
| ۱ <sub>s</sub>  | Ток на насищане                                           | 2        | fA      |
| β               | Коефициент на усилване по ток в<br>нормален активен режим | 50       | -       |
| $\beta_{R}$     | Коефициент на усилване по ток в<br>инверсен активен режим | 4        | -       |
| V <sub>AF</sub> | Напрежение на Ерли в нормален<br>режим                    | 50       | V       |

# хоризонтален р-п-р транзистор (продължение)

| Означение       | Величина                                                       | Стойност | Единици |
|-----------------|----------------------------------------------------------------|----------|---------|
| τ               | Време за преминаване на токоноси-<br>телите през базата        | 30       | nS      |
| C <sub>e0</sub> | Бариерен капацитет на емитерния преход при $V_{BE} = 0 V$      | 0.3      | pF      |
| C <sub>c0</sub> | Бариерен капацитет на колекторния преход при $V_{BC} = 0 V$    | 1        | pF      |
| C <sub>s0</sub> | Бариерен капацитет на прехода<br>C-S при V <sub>CS</sub> = 0 V | 3        | pF      |
| $\Phi_0$        | Контактна потенциална разлика за прехода В-Е                   | 0.55     | V       |
| $\Phi_{C0}$     | Контактна потенциална разлика за прехода В-С                   | 0.55     | V       |
| $\Phi_{S0}$     | Контактна потенциална разлика за прехода C-S                   | 0.52     | V       |

# 1.6.2. Основни параметри на 0.8 µт СМОЅ транзистори [7]

| Означение         | Величина                                                              | Стойност | Единици      |
|-------------------|-----------------------------------------------------------------------|----------|--------------|
| V <sub>TN</sub>   | Прагово напрежение за n-MOS транзистора                               | 0.8      | V            |
| V <sub>TP</sub>   | Прагово напрежение за р-MOS транзистора                               | -0.9     | V            |
| k′ <sub>N</sub>   | Фактор на стръмността за n-MOS<br>транзистора                         | 100      | $\mu A/V^2$  |
| k' <sub>P</sub>   | Фактор на стръмността за p-MOS транзистора                            | 40       | $\mu A/V^2$  |
| C <sub>ox</sub>   | Специфичен капацитет на окиса<br>под гейта                            | 2        | $fF/\mu m^2$ |
| C <sub>j0</sub>   | Специфичен бариерен капацитет сорс-подложка при V <sub>SB</sub> = 0 V | 0.25     | $fF/\mu m^2$ |
| C <sub>j-sw</sub> | Специфичен бариерен капацитет сорс-изолираща дифузия                  | 0.2      | fF/µm        |
| C <sub>gsov</sub> | Капацитет на припокриване G-S                                         | 0.2      | fF/µm        |
| $\Phi_0$          | Контактна потенциална разлика                                         | 0.9      | V            |
| γ                 | Технологичен параметър                                                | 0.5      | $V^{1/2}$    |
| φ <sub>F</sub>    | Повърхностен потенциал                                                | 0.34     | V            |

Идеалните задаващи източници на ток са двуполюсници, през които тече постоянен ток, независимо от напрежението върху изводите им.



Фиг. 2-1: Волт-амперна характеристика на реален задаващ източник на ток.

Основните параметри на реалните задаващи източници на ток са онагледени на Фиг. 2-1. Те са [4]:

- стойност на изходния ток lout;

- минимално напрежение между изводите  $V_{outmin}$ , при което схемата генерира стабилен ток;

- изходно съпротивление  $R_o = \frac{dV_{out}}{dI_{out}}$  (за идеалния случай клони

към безкрайност);

- стабилност на изходните параметри при промяна на температурата, захранването и толерансите на производствения процес.

*Токовите огледала* осигуряват на изхода си ток, който е пропорционален на тока на еталонен задаващ източник. Двата тока могат да имат само постоянна или постоянна и променлива съставка.

Основният параметър на реалните токови огледала е стойността на мащабния коефициент между изходния ток  $I_{out}$  и задаващия ток  $I_{ref}$  и неговата стабилност от промяната на температурата, захранването и толерансите на производствения процес. Освен този параметър, за характеризиране на токовите огледала, се използват и параметрите: минимално напрежение на изхода  $V_{out\,min}$ , при което схемата е работоспособна; изходно съпротивление  $R_0$ ; абсолютната стойност на изходния ток  $I_{out}$ . Тези параметри се дефинират по същия начин както при задаващите източници на ток.

# 2.1. ЗАДАВАЩИ ИЗТОЧНИЦИ НА ТОК И ТОКОВИ ОГЛЕДАЛА С БИПОЛЯРНИ ТРАНЗИСТОРИ

#### 2.1.1. Основни схеми на задаващи източници на ток

# Задаващ източник на ток с транзистор

Опростената схема на задаващ източник на ток с биполярен транзистор е показана на Фиг. 2-2.



Като се вземат пред вид условията за работа на транзистора в нормален активен режим и основните зависимости между токовете и напреженията в него (вж. т. 1.2), за параметрите на схемата се получава:

(2-1) 
$$I_{out} \approx I_{S} \exp\left(\frac{V_{BE}}{\phi_{T}}\right) \left(1 + \frac{V_{out}}{V_{AF}}\right),$$

$$(2\text{-}2) \qquad \qquad \mathsf{V}_{\text{out min}} = \mathsf{V}_{\text{CESAT}} \geq (0.1 \div 0.2) \mathsf{V} \,,$$

(2-3) 
$$\mathsf{R}_{\mathsf{o}} = \mathsf{r}_{\mathsf{o}} = \frac{\mathsf{V}_{\mathsf{AF}}}{\mathsf{I}_{\mathsf{out}}},$$

където Г<sub>о</sub> е изходното съпротивление на транзистора.

От (2-3) следва, че изходното съпротивление  $R_o$  зависи от изходния ток  $I_{out}$ . Напр., ако токът  $I_{out} = 0.1$  mA, а  $V_{AF} = 100$  V изходното съпротивление ще бъде  $R_o = 1$  M $\Omega$ , а  $V_{out\,min} \ge 0.2$  V. Ако токът  $I_{out} = 1$  mA, а  $V_{AF} = 100$  V изходното съпротивление ще бъде  $R_o = 100$  k $\Omega$ .

Обикновено, в съвременните интегрални схеми, захранващото напрежение рядко надвишава 5÷10 V, което определя и ниски стойности (от порядъка на 1÷2V) на напрежението между колектора и емитера на транзисторите  $V_{CE}$ . Това позволява, при предварителните изчисления, формула (2-1) да се опрости до (2-4), без да се внесе значителна грешка.

(2-4) 
$$I_{out} = I_S \exp\left(\frac{V_{BE}}{\phi_T}\right).$$

#### Задаващ източник на ток с допълнителен резистор

В тази схема (Фиг. 2-3), за повишаване на изходното съпротивление, към емитера на транзистора се включва допълнителен резистор, който създава ООВ по ток, която стабилизира lout и увеличава изходното съпротивление [23].



Задаващ източник на ток с допълнителен

За основните зависимости в схемата могат да се изведат изразите [4]:

(2-5) 
$$I_{out} \approx I_{S} \exp \frac{V_{BE}}{\phi_{T}} = I_{S} \exp \left(\frac{V_{BB} - RI_{out}}{\phi_{T}}\right);$$

(2-6) 
$$V_{\text{out min}} = V_{\text{CESAT}} + RI_{\text{out}}$$

(2-7) 
$$R_o \approx r_o(1+g_m R)$$
.

От (2-7) следва, че изходното съпротивление нараства значително. Напр., ако  $I_{out} = 0.1$  mA,  $V_{AF} = 100$  V и R = 1 kΩ, изходното съпротивление на транзистора ще бъде  $r_o = 1 \text{ M}\Omega$ , стръмността  $g_m = 4 \text{ mA/V}$ , изходното съпротивление на схемата -  $R_o = 5 M\Omega$  (ф-ла 2-7), а  $V_{out min} \ge 0.3 V$ . Ако  $I_{out} = 1 \text{ mA}$ ,  $V_{AF} = 100 \text{ V}$  и R = 1 kΩ изходното съпротивление на транзистора ще бъде  $r_0 = 100 \text{ k}\Omega$ , а изходното съпротивление на схемата -  $R_0 = 4.1$ МΩ. За съжаление, в този случай, силно нараства и минималната стойност на изходното напрежение, при което схемата е работоспособна - Vout min ≥1.2V, което е нежелателно. Ето защо, на практика, приложението на този подход се ограничава само за ниски стойности на резистора  $R(до 500 \Omega)$  и малки токове  $I_{out}$  (до 500  $\mu$ A).

#### Задаващ източник на ток с допълнителен транзистор

В схемата на Фиг. 2-4 резисторът R от Фиг. 2-3 е заменен с транзистора Q1, работещ в нормален активен режим. Неговото динамично изходно съпротивление има много високи стойности (минимум няколко десетки kΩ).



За основните зависимости в схемата е получено [4]:

(2-8) 
$$I_{out} \approx I_{S} \exp\left(\frac{V_{BB} - V_{CE1}}{\phi_{T}}\right);$$

2-9) 
$$V_{\text{out min}} = V_{\text{CESAT}} + V_{\text{CESAT1}};$$

(2-10) 
$$\mathsf{R}_{\mathsf{o}} = \mathsf{r}_{\mathsf{o}} [1 + \mathsf{g}_{\mathsf{m}} (\mathsf{r}_{\mathsf{o}1} |\mathsf{I}\mathsf{r}_{\mathsf{i}})] \approx \mathsf{r}_{\mathsf{o}} (1 + \beta) \approx \beta \mathsf{r}_{\mathsf{o}},$$

където  $r_{o1}$  е изходното съпротивление на Q1,  $r_{o}$  - изходното съпротивление на Q, а r<sub>i</sub> - входното съпротивление на Q.

Например, ако  $I_{out} = 1$  mA,  $V_{AF} = 100$  V и  $\beta = 100$ , изходното съпротивление на транзистора Q ще бъде  $r_0 = 0.1 \text{ M}\Omega$ , изходното съпротивление на схемата -  $\mathsf{R}_{\mathsf{o}}$  = 10.1 MΩ, а  $\mathsf{V}_{\mathsf{out\,min}}$   $\ge$  0.4V. При стойност на тока  $I_{out} = 0.1 \text{ mA}$ , изходното съпротивление на транзистора Q ще бъде  $r_o = 1 M\Omega$ , изходното съпротивление на схемата -  $R_o = 101 M\Omega$ , а  $V_{out min}$ отново  $\geq 0.4$ V.

От разгледаните примери може да се направи извода, че схемата от Фиг. 2-4 осигурява най-добри параметри и характеристики на задаващите източници на ток.

#### 2.1.2. Токови огледала с биполярни транзистори

#### Просто токово огледало

Приблизителен анализ на простото токово огледало (Фиг. 2-5) може да се направи, при условие, че се пренебрегнат базовите токове (обикновено  $\beta \ge 100$ ) и разликите в напреженията V<sub>CE</sub> на транзисторите Q<sub>0</sub> и Q<sub>R</sub>

30

[15]. Тогава, за отношението между задаващия ток  $I_{ref}$  и огледалния ток  $I_{out}$ , се получава

(2-11) 
$$\frac{I_{out}}{I_{ref}} \approx \frac{A_o}{A_R}$$

където A<sub>o</sub> и A<sub>R</sub> са площите на двата емитерни прехода.



Фиг. 2-5: Просто токово огледало.

Ако схемата е реализирана с хоризонтални *p-n-p* транзистори, за отношението на токовете се получава [15]:

(2-12)  $\frac{I_{out}}{I_{ref}} \approx \frac{A_o}{A_R} = \frac{L_o}{L_R},$ 

където L<sub>o</sub> и L<sub>R</sub> са дължините на двата емитерни прехода.

# Токово огледало с компенсация на базовите токове





Използва се за повишаване на точността на мащабния коефициент спрямо този при простото токово огледало. Целта на допълнителният транзистор Q е да се намали ( $\beta$  + 1) пъти тока, който се отнема от източника I<sub>ref</sub>. В простото токово огледало този ток е сумата от базовите токове на транзисторите Q<sub>R</sub> и Q<sub>O</sub> и внася грешка във формулата за мащабирането от 1% до 5%. При огледалото от Фиг. 2-6 тази грешка намалява между 20 и 100 пъти [5].

#### Токово огледало на Widlar

Простото токово огледало и модификациите му са неподходящи за получаване на отношения между токовете по-големи от 5 и по-малки от 0.2. Тогава площта (и съответния паразитен капацитет) на единия от двата транзистора нараства недопустимо. В такива случаи се препоръчва използването на токовото огледало на Widlar [15].



За схемата от Фиг. 2-7 а е в сила зависимостта

(2-13) 
$$I_{out} = \frac{\phi_T}{R} ln \frac{I_{ref}}{I_{out}} \frac{A_o}{A_R},$$

а за тази от Фиг. 2-7 б -

(2-14) 
$$I_{\text{ref}} = \frac{\varphi_{\text{T}}}{\mathsf{R}} \ln \frac{I_{\text{out}}}{I_{\text{ref}}} \frac{\mathsf{A}_{\text{R}}}{\mathsf{A}_{\text{o}}}.$$

Схемата осигурява получаването на малки (Фиг. 2-7 а) или големи (Фиг. 2-7 б) отношения между  $I_{out}$  и  $I_{ref}$  дори и при еднакви площи на транзисторите. Обикновено се задават токовете  $I_{out}$  и  $I_{ref}$  и чрез (2-13) или (2-14) се определя R. Например, при еднакви транзистори и желани стойности на токовете  $I_{ref}$ =500µA и  $I_{out}$ =50µA (мащабен коефициент  $I_{out}/I_{ref}$ =0.1), е необходимо да се избере R=1200Ω. При  $I_{out}$ =800µA и  $I_{ref}$ =100µA (мащабен коефициент  $I_{out}/I_{ref}$ =8) R<sub>o</sub> е 536.5Ω.

# Токово огледало с два емитерни резистора

При тази схема (Фиг. 2-8) отношението на токовете  $I_{out}$  и  $I_{ref}$  се задава чрез отношението на двата резистора  $R_o$  и  $R_R$  [15]:





Трябва да се има пред вид, че формула (2-15) е в сила при условие, че разликата в напреженията върху двата резистора (обусловена от разликата в напреженията V<sub>BE</sub> на двата транзистора) е много по-малка от пада на напрежението върху тях, т.е.

(2-16) 
$$\left| \phi_{\mathsf{T}} \ln \left( \frac{\mathsf{I}_{\mathsf{out}}}{\mathsf{I}_{\mathsf{ref}}} \right) \right| << \min\{\mathsf{I}_{\mathsf{out}}\mathsf{R}_{\mathsf{o}},\mathsf{I}_{\mathsf{ref}}\mathsf{R}_{\mathsf{R}}\}.$$

В противен случай се получава значителна грешка в отношението на двата тока. Например, ако желаното отношение на токовете е 5 ( $I_{ref}$ =100µA и  $I_{out}$ =500µA), транзисторите са еднакви геометрични размери и се изберат резистори  $R_0$ =100Ω и  $R_R$  =500Ω, то реалната стойност на изходния ток ще бъде  $I_{out}$  ≈ 306.1µA (грешка около -40 %). Ако при същите условия резисторите се изберат 10 пъти по-големи -  $R_0$ =1000 Ω и  $R_R$  =5000 Ω, стойността на изходния ток ще бъде  $I_{out}$ =461.6 µA (т.е. грешката вече е намаляла до -9 %). Но пък тогава пада върху резисторите и съответно минималното напрежение  $V_{outmin}$  нарастват недопустимо.

# Каскодно токово огледало

Схемата осигурява повишено изходно съпротивление. По аналогия с Фиг. 2-4 стойността му се определя по формулата:

(2-17) 
$$\mathbf{r}_{out} \approx (1+\beta)\mathbf{r}_{o4} \approx \beta \mathbf{r}_{o4}$$
.

Недостатък на схемата е повишената стойност на минималното изходно напрежение, при което схемата е работоспособна. За да се осигури работата на транзисторите в активната област от характеристиката е необходимо V<sub>out min</sub> ≥(1.2-1.4)V. За намаляване на тази стойност се използва схемата, показана на Фиг. 2-10.



Фиг. 2-9: Каскодно токово огледало.

Модифицирано каскодно токово огледало



**Фиг. 2-10:** Модифицирано каскодно токово огледало.

При тази схема минималната стойност на изходното напрежение  $V_{outmin}$  може да се намали до (0.4-0.6)V [4]. За целта, към стандартната каскодна схема Q1-Q4, е добавена двойката транзистори Q5-Q6. Минималното изходно напрежение на Q5 е равно на минималното изходно напрежение на Q1, но понеже базата на Q6 е включена към точка с по-нисък потенциал спрямо базата на Q2, общото напрежение на изхода намалява.

# Токово огледало на Wilson

В представената схема, с помощта на допълнителния транзистор Q4, се компенсират базовите токове на Q1 и Q2. Това води до по-висока точност и независимост на мащабния коефициент от толерансите на β на транзисторите. Например, ако площите на транзисторите са еднакви, за отношението на токовете е в сила израза [5]:

(2-18) 
$$\frac{I_{out}}{I_{ref}} = 1 - \frac{2}{\beta^2 + 2\beta + 2}.$$



Допълнително предимство на схемата е наличието на отрицателна обратна връзка (Q2-Q1), която стабилизира и повишава изходното съпротивление. След заместване в (2-10) за него се получава приблизителната формула

(2-19)  $\mathsf{R}_{\mathsf{o}} \approx \frac{\beta \mathsf{r}_{\mathsf{o}4}}{2}.$ 

# 2.2. ЗАДАВАЩИ ИЗТОЧНИЦИ НА ТОК И ТОКОВИ ОГЛЕДАЛА С MOS ТРАНЗИСТОРИ

В структурно отношение схемите на задаващите източници на ток и токовите огледала с MOS транзистори наподобяват схемите с биполярни транзистори. При всички разгледани по-долу схеми MOS транзисторите трябва да работят в режим на силна инверсия, в областта на насищане на изходните характеристики. За целта е необходимо

(2-20) 
$$|V_{eff}| = |V_{GS} - V_T| \ge 0.1V$$
 is

$$(2-21) \qquad |\mathsf{V}_{\mathsf{DS}}| \ge |\mathsf{V}_{\mathsf{eff}}| = |\mathsf{V}_{\mathsf{GS}} - \mathsf{V}_{\mathsf{T}}|.$$

Проверката и осигуряването на изпълнението на тези две изисквания, за всеки един от транзисторите, е първата стъпка при анализа и оразмеряването на схемите на задаващи източници на ток и токови огледала с MOS транзистори. При това, за да се осигури работата на схемите при ниски захранващи напрежения, стойностите V<sub>eff</sub> и V<sub>DS</sub> се избират максимално близки до граничните.

#### 2.2.1. Задаващи източници на ток

# Задаващ източник на ток с МОЅ транзистор

Схемата на най-простия задаващ източник на ток с MOS транзистор е показана на Фиг. 2-12.

За параметрите на източника са в сила изразите:

2-22) 
$$I_{out} = \frac{k'}{2} \frac{W}{L} (V_{GS} - V_T)^2 (1 + \lambda V_{DS})$$

(2-23) 
$$\mathsf{R}_{\mathsf{o}} = \mathsf{r}_{\mathsf{o}} = \frac{1}{\lambda \mathsf{I}_{\mathsf{out}}},$$

 $(2\text{-}24) \qquad \qquad V_{\text{out\,min}} \geq V_{\text{DSAT}} = V_{\text{GS}} - V_{\text{T}} = V_{\text{eff}} \, .$ 



При k'= 100µAV<sup>2</sup>, V<sub>eff</sub> =0.5V; W/L=10 и  $\lambda$ =0.05 за параметрите на огледалото се получава: I<sub>out</sub>=125µA, R<sub>o</sub>= 160 kΩ, V<sub>outmin</sub>  $\geq$  0.5V. Тук при изчислението на I<sub>out</sub> е пренебрегнато влиянието на напрежението V<sub>DS</sub>, което при съвременните MOS интегрални схеми обикновено не надвишава 1÷2 V.

#### Задаващ източник с MOS транзистор и резистор

При тази схема (Фиг. 2-13) източникът е с повишено изходно съпротивление, поради ООВ по ток, реализирана с резистора R. Недостатък е нарастването на V<sub>outmin</sub>, по подобие на схемата от Фиг. 2-3.



За основните зависимости в схемата се извежда:

(2-25) 
$$I_{out} \approx \frac{k'}{2} \frac{W}{L} (V_{GS} - V_T)^2 = \frac{k'}{2} \frac{W}{L} (V_{GG} - RI_{out} - V_T)^2;$$

(2-26) 
$$\mathbf{R}_{o} \approx \mathbf{r}_{o} \left[ 1 + (\mathbf{g}_{m} + \mathbf{g}_{mb}) \mathbf{R} \right] \approx \mathbf{r}_{o} \left( 1 + \mathbf{g}_{m} \mathbf{R} \right),$$

където  $\mathbf{g}_{mb}$  е стръмността на транзистора по отношение на напрежението между подложката и сорса;

(2-27) 
$$V_{\text{outmin}} \ge V_{\text{DSATmin}} + I_{\text{out}} R;$$

(2-28) 
$$V_{\rm T} \approx V_{\rm TO} + \frac{\sqrt{V_{\rm SB}}}{2}.$$

В случая напрежението между сорса и подложката на транзистора е различно от нула. Това налага, при определяне на модифицираното прагово напрежение, да се използва формулата (2-28). Например, при k'=100  $\mu$ A/V<sup>2</sup>, V<sub>eff</sub>=0.5V; W/L=10,  $\lambda$ =0.05, V<sub>TO</sub>=0.9 V, R=1 kΩ и ако се пренебрегне g<sub>mb</sub> за параметрите на огледалото се получава: I<sub>out</sub>=125  $\mu$ A, g<sub>m</sub>=0.5 mA/V, R<sub>o</sub>=240 kΩ, V<sub>T</sub>=1.077 V, V<sub>GG</sub>=1.702 V, V<sub>outmin</sub> ≥0.625 V.

#### Задаващ източник на ток с допълнителен транзистор

При тази схема резисторът R е заместен с изходното съпротивление на транзистора M1. Така се постига общо нарастване на изходното съпротивление на генератора при минимална стойност на V<sub>out</sub>.



За основните параметри на задаващия източник се получава:

(2-29) 
$$I_{out} \approx \frac{k'}{2} \frac{W}{L} (V_{GS} - V_T)^2 = \frac{k'}{2} \frac{W}{L} (V_{GG} - V_{DS1} - V_T)^2,$$
  
(2-30) 
$$R_o \approx r_o [1 + (g_m + g_{mb})r_{o1}] \approx r_o (1 + g_m r_{o1}) \approx g_m r_o r_{o1},$$

(2-31) 
$$V_{\text{outmin}} \ge V_{\text{DSAT1min}} + V_{\text{DSATmin}} \ge V_{\text{eff1}} + V_{\text{eff}}$$

където V<sub>T</sub> се определя по формула (2-28).

#### Задаващ източник на ток с операционен усилвател



чиг. 2-15: Задаващ източник с ОУ. **Фиг. 2-16:** Практическа реализация на схемата от Фиг. 2-15.

Повишаване на изходното съпротивление може да се постигне и с използването на известната схема на преобразувател напрежение-ток  $(I_{out} = \frac{V_{BIAS}}{P})$  с операционен усилвател (Фиг. 2-15) [15]. На Фиг. 2-16 е по-

 $\left( \frac{1}{1000} - \frac{1}{R} \right)$  conceptionen yeunsaten ( $\frac{1}{1000} - \frac{1}{1000}$ ). The while 2010 c most

казана нейната интегрална реализация с MOS транзистори [4].

Изходното съпротивление за Фиг. 2-15 се определя по формулата

(2-32) 
$$R_o \approx r_o(1 + g_m AR),$$

а за Фиг.2-16 -

(2-32 a)  $R_o \approx r_o(1 + g_m A r_{o1}),$ 

където  $r_0$  е изходното съпротивление на транзистора M,  $r_{01}$  е изходното съпротивление на M1, а A е коефициента на усилване в обратната връзка. В случая влиянието на подложката е пренебрегнато.

#### 2.2.2. Токови огледала с МОЅ транзистори

#### Просто токово огледало

Схемата на простото токово огледало е показана на Фиг. 2-17. След изразяване на двата дрейнови тока с помощта на (1-37) за отношението им се получава

(2-33) 
$$\frac{I_{out}}{I_{ref}} = \frac{W_o/L_o}{W_r/L_r} \left(\frac{1 + \lambda_o V_{DSo}}{1 + \lambda_r V_{DSr}}\right) \approx \frac{W_o/L_o}{W_r/L_r}.$$

От (2-33) следва, че отношението на токовете зависи само от хоризонталните геометрични размери на каналите на транзисторите. Тези размери се задават от проектанта и се реализират сравнително точно в чипа. Затова този тип токово огледало намира много широко приложение в практиката. Негов недостатък е прекомерното увеличение на площта на транзисторите (а оттам и на паразитните капацитети) при отношения на токовете по-големи от 10-20 (съответно по-малки от 0.05-0.1).



Изходното съпротивление на схемата е равно на изходното съпротивление на  $M_0$ , т.е.

(2-34) 
$$\mathsf{R}_{\mathsf{o}} = \mathsf{r}_{\mathsf{o}} = \frac{1}{\lambda \mathsf{I}_{\mathsf{out}}},$$

а минималното напрежение на изхода, при което схемата е работоспособна

$$(2-35) V_{out\,min} \ge V_{DSAT} = V_{GS} - V_T = V_{eff}.$$

Каскодно токово огледало



Фиг. 2-18: Каскодно токово огледало.

Каскодното токово огледало с MOS транзистори (Фиг. 2-18) осигурява повишено изходно съпротивление на схемата. Като се вземат пред вид (1-37) и (2-30), се получават следните формули за оразмеряването й:

(2-36) 
$$I_{out} = I_{D1} = \frac{k'}{2} \frac{W1}{L1} (V_{GS1} - V_{T1}) (1 + \lambda_1 V_{DS1}),$$

(2-37) 
$$I_{out} = I_{D2} = \frac{k'}{2} \frac{W2}{L2} (V_{GS2} - V_{T2}) (1 + \lambda_2 V_{DS2}),$$

(2-38) 
$$I_{ref} = I_{D3} = \frac{k'}{2} \frac{W3}{L3} (V_{GS1} - V_{T3})(1 + \lambda_3 V_{GS1}),$$

(2-39) 
$$I_{ref} = I_{D4} = \frac{k'}{2} \frac{W4}{L4} (V_{GS4} - V_{T4}) (1 + \lambda_4 V_{GS4}),$$

(2-40) 
$$\mathsf{R}_{o} \approx \mathsf{r}_{o2} [1 + (\mathsf{g}_{m2} + \mathsf{g}_{mb2})\mathsf{r}_{o1}] \approx \mathsf{r}_{o2} (1 + \mathsf{g}_{m2}\mathsf{r}_{o1}) \approx \mathsf{g}_{m2}\mathsf{r}_{o1}\mathsf{r}_{o2},$$

$$(2-41) \qquad V_{\text{out min}} = V_{\text{DS1 min}} + V_{\text{DS2 min}} \ge V_{\text{eff min}} + (2V_{\text{T}} + V_{\text{eff min}}).$$

# Модифицирано каскодно токово огледало

Недостатък на каскодната схема е повишеното минимално напрежение на изхода  $V_{outmin}$ . При стойности на праговото напрежение  $V_{TO}$ =0.9 V и при спазване на условието за работа в режим на силна инверсия ( $V_{effmin}$ >0.1 V) за минималното напрежение, при което схемата е работоспособна, се получава  $V_{outmin}$  >2 V. За избягване на посочения недостатък се използва схемата на Фиг. 2-19. Действието й е аналогично на схемата от Фиг. 2-10. При нея минималното изходно напрежение се определя с неравенството



По долу ще бъде дадено примерно оразмеряване на модифицираното каскодно токово огледало за  $I_{ref} = 20 \ \mu A$  и  $I_{out} = 100 \ \mu A$ , при параметри на технологичния процес:  $k' = 100 \ \mu A V^2$ ,  $V_{TO} = 0.9 \ V$  и  $\lambda = 0.05$ .

Целта на оразмеряването е да се определят отношенията W/L на всеки от транзисторите в схемата. Последователността за проектиране включва:

Определяне на потенциалите във възлите на схемата.и ефективните напрежения на транзисторите

От условието (2-20) за работа на транзисторите в режим на силна инверсия се избират начални стойности на ефективните напрежения  $V_{eff1} = V_{eff3} = V_{eff5} = 0.2$  V. С помощта на (1-32) се получава  $V_{GS1} = V_{GS3} = V_{GS5} = V_{DS3} = V_{TO} + V_{eff} = 0.9 + 0.2 = 1.1$  V.

В съответствие с (2-21) се избира  $V_{DS5} = V_{S6} = 0.25 V$ .

Тогава модифицираното прагово напрежение на транзистора М6 ще

бъде 
$$V_{T6} \approx V_{TO} + \frac{\sqrt{V_{DS5}}}{2} = 0.9 + \frac{\sqrt{0.25}}{2} = 0.9 + 0.25 = 1.15 V.$$

$$= 0.9 + \frac{\sqrt{1.6}}{2} = 0.9 + 0.632 = 1.532 \text{V}.$$

Тогава, ако и за M2 се приеме  $V_{eff2}=0.2V,$  за  $V_{G2}$  се изчислява  $V_{G2}=V_{G4}=V_{DS1}+V_{T2}+V_{eff2}=1.6\pm1.532\pm0.2=3.332V$  .

От получения резултат се определя ефективното напрежение на М4

$$V_{\text{eff}4} = V_{\text{G}4} - V_{\text{G}83} - V_{\text{TO}} - \frac{\sqrt{V_{\text{G}83}}}{2} = 3.332 - 1.1 - 0.9 - \frac{\sqrt{1.1}}{2} = 0.796 \text{V}.$$

# Определяне на отношенията W/L на транзисторите.

Използва се опростената формула (1-35) за дрейновия ток в областта на насищане на изходните характеристики. В тази формула се заместват: желаната стойност на токовете за всеки един от транзисторите, зададените стойности на технологичните параметри и определените по-горе стойности на ефективните напрежения V<sub>eff</sub>. На този етап от изчисленията коефициентите на модулация на дължината на канала  $\lambda$  могат да се пренебрегнат. С оглед минимална консумация на схемата токът I се избира равен на I<sub>ref</sub>.

Тогава за отношенията W/L на транзисторите се получава:

$$\frac{W1}{L1} = \frac{W2}{L2} = \frac{W3}{L3} = \frac{2l_{ref}}{k'(Veff)^2} = \frac{2 \cdot 20e - 6}{100e - 6(0.2)^2} = 10$$

$$\frac{W5}{L5} = \frac{W6}{L6} = \left(\frac{W3}{L3}\right) \frac{I_{out}}{I_{ref}} = 10 \cdot \frac{100e - 6}{20e - 6} = 50;$$
$$\frac{W4}{L4} = \frac{2I_{ref}}{k'(V_{eff4})^2} = \frac{2 \cdot 20e - 6}{100e - 6(0.796)^2} = \frac{5}{8}.$$

Определяне на основните параметри на токовото огледало

В съответствие с приложената процедура за проектиране отношението  $I_{out}/I_{ref}$  е равно на 5.

Минимално допустимата стойност на изходното напрежение се определя съгласно (2-42)  $V_{out\,min} \ge V_{DS5} + V_{eff6} = 0.25 + 0.2 = 0.45 V$ . Тази стойност е значително по-малка от определената за Фиг. 2-18.

Изходното съпротивление на схемата се определя с помощта на уравнение (2-40)

$$\begin{split} \mathsf{R}_{\mathsf{o}} &\approx \mathsf{r}_{\mathsf{o}6} \big( 1 + \mathsf{g}_{\mathsf{m}6} \mathsf{r}_{\mathsf{o}5} \big) = \frac{1}{\lambda \mathsf{I}_{\mathsf{out}}} \left( 1 + \mathsf{k'} \frac{\mathsf{W}6}{\mathsf{L}6} \,\mathsf{V}_{\mathsf{eff}6} \frac{1}{\lambda \mathsf{I}_{\mathsf{out}}} \right) = \\ &= \frac{1}{0.05 \cdot 100\mathsf{e} - 6} \bigg( 1 + 100\mathsf{e} - 6 \cdot 50 \cdot 0.2 \frac{1}{0.05 \cdot 100\mathsf{e} - 6} \bigg) > 40\mathsf{M}\Omega \,. \end{split}$$

Минималното захранващо напрежение на схемата трябва да осигури избрания режим на работа на всички транзистори. На практика, това условие се свежда до  $V_{DD} \ge V_{G4} + V_{out\,min\,ref} \ge V_{G6} + V_{eff2} = 3.32 + 0.2 = 3.52V$ , където с  $V_{out\,min\,ref}$  е означено минималното напрежение на източника  $I_{ref}$ .

#### Токово огледало на Wilson

Действието на схемата е аналогично на действието на подобната схема с биполярни транзистори (Фиг. 2-11). Анализът и оразмеряването при нея се осъществяват както при разгледания пример (Фиг. 2-19).



# Модифицирано токово огледало на Wilson

При тази схема (Фиг. 2-21), чрез добавянето на М4, се цели да се постигне еднаквост на напреженията  $V_{DS}$  на транзисторите, а оттам и отношения  $I_{out}/I_{ref}$ , слабо зависещи от модулацията на дължината на канала ИМ.



Фиг. 2-21: Модифицирано токово

# 3. ВЕРИГИ ЗА УСТАНОВЯВАНЕ НА ПОСТОЯННО-ТОКОВИЯ РЕЖИМ

Разгледаните в гл. 2 схеми на задаващи източници на ток и токови огледала намират широко приложение при реализацията на веригите за установяване на постояннотоковия режим в съвременните интегрални схеми. За стабилната работа на тези възли е необходимо стойностите на работните токове да са независими от захранващите напрежения, температурата и вариациите на технологичния процес. Независимост от толерансите на процеса се получава, чрез използване на корелацията между параметрите на интегралните елементи, разположени върху чипа. За осигуряване на стабилност спрямо захранващите напрежения и температурата е необходимо да се усложнят описаните схемни решения, които да се реализират като автономни възли, независещи от параметрите на външни за тях източници.

Основните параметри на новополучените схеми съвпадат с основните параметри на задаващите източници на ток и токовите огледала от гл. 2. Към тях, като много важен параметър, допълнително трябва да се добави и стойността на минималното захранващо напрежение, при което схемата е работоспособна.

# 3.1. ВЕРИГИ ЗА УСТАНОВЯВАНЕ НА РЕЖИМА СЛАБО ЗАВИСЕЩИ ОТ ЗАХРАНВАЩОТО НАПРЕЖЕНИЕ

При тези схеми големината на генерирания ток се определя от стойността на някакъв "еталонен източник", включен във веригата. Този "еталонен източник" не зависи (или слабо зависи) от захранващото напрежение. За целта могат да се използват: напрежението върху отпушен *p-n* преход, стойността на топлинния потенциал  $\phi_T$ , напрежението върху ценеров диод и праговото напрежение на MOS транзистор. По долу ще бъдат разгледани най-често използваните схемни решения от този тип.

# 3.1.1. Схеми, използващи като еталон напрежението на отпушен p-n преход

Вариант на схема от този тип, реализирана с биполярни транзистори, е показана на Фиг. 3-1 [5]. Токоопределящата част на биполярната схема се състои от транзисторите Q1, Q2, Q4 и Q5. С транзисторите Q3 и Q6 е показано как генерираният стабилен ток може да се мултиплицира към отделните стъпала. С Q1 и Q2 е реализиран задаващ източник на ток, чиито изходен ток е колекторният ток на Q2. Неговата стойност е



Анализът на (3-1) показва, че напрежението V<sub>BE1</sub> и съответно I<sub>C2</sub> зависят от тока през транзистора Q1. За да се избегне тази зависимост е необходимо I<sub>C1</sub> да се фиксира към някаква постоянна стойност. За целта, насрещно на източника, е свързано простото токово огледало Q5-Q4. Токът на задаващият източник I<sub>C2</sub> е входен за огледалото. Ако се пренебрегне базовия ток на Q2, изходният ток на огледалото I<sub>C4</sub> е приблизително равен на колекторния ток на транзистора Q1. По този начин, в схемата се осъществява 100% ООВ и токът през Q1 се стабилизира, което води до независимост на V<sub>BE1</sub> от захранващото напрежение.

Съгласно (2-11) отношението на токовете в огледалото Q5-Q4 е :

(3-2) 
$$\frac{I_{C4}}{I_{C5}} = \frac{A_4}{A_5} = \frac{I_{C1}}{I_{C2}},$$

а за изходните токове  $I'_{out}$  и  $I''_{out}$  се получава

(3-3) 
$$I'_{out} = I_{C2} \frac{A_6}{A_5};$$
  
(3-4)  $I''_{out} = I_{C1} \frac{A_3}{A_1}.$ 

Равенства (3-1) и (3-2) образуват система от две уравнения, която има две двойки решения. Първото е при  $I_{C2}=0$  и не представлява практически интерес. Второто е при стойност на  $I_{C2} \neq 0$  и е търсеното решение. Например, ако  $I_{S1}=0.1$  fA, R=7,12 k $\Omega$  и  $A_4/A_5 = 1$  за токовете в схемата се получава  $I_{C2} \approx I_{C2} \approx 100 \ \mu$ A.

Минималното захранващо напрежение на схемата трябва да осигури работата на всички транзистори в нормален активен режим. Неговата ориентировъчна стойност може да се определи от израза

(3-5) 
$$V_{CC} - V_{EE} = V_{BE1} + V_{BE2} + V_{CB2min} + |V_{BE5}| \approx 2.5 V.$$

За гарантирано установяване на схемата в работно състояние, в практическите схеми е необходимо да се добавят и допълнителни включващи вериги [4].

На Фиг.3-2 е показана BiCMOS схема за стабилизиране на режима с помощта на напрежението върху отпушения *p-n* преход.



Ако транзисторите в двойките М1-М2 и М4-М5 са еднакви, за токовете в схемата се получава

(3-6) 
$$I = I_{D1} = I_{D2} = I_{D4} = I_{D5} = \frac{\phi_T}{R} ln \left(\frac{I}{I_S}\right)$$
 If

(3-7) 
$$I_{out} = I \frac{W3/L3}{W2/L2}.$$

Минималното захранващо напрежение трябва да осигури работата на транзисторите в областта на насищане на изходните характеристики в режим на силна инверсия. Ориентировъчната му стойност може да се изчисли по формулата

(3-8) 
$$V_{DD} - V_{SS} = V_{BE} + V_{eff5} + V_{TO} + \frac{1}{2}\sqrt{V_{BE}} + \left|V_{DS1\min}\right|$$

За стандартните BiCMOS технологии минималната стойност на захранващите напрежения се получава около 2.2 ÷ 2.8 V.

47



3.1.2. Схеми, използващи като еталон топлинния потенциал Фт

На Фиг. 3-3 е показана схема за стабилизация на режима, използваща Фт, реализирана по биполярна технология. Състои се от токово огледало на Widlar (Q4-Q5) и насрещно свързано просто токово огледало (Q2-Q1). Площта на транзистора Q5 е n пъти по-голяма от площта на Q4, а Q1 и Q2 са еднакви. Тогава, за токовете в схемата се получава [5]

(3-9) 
$$I_{C1} = I_{C2} = I_{C4} = I_{C5} = \frac{\phi_T}{R} \ln(n).$$

На Фиг. 3-4 е показана схема за стабилизация на режима, използваща φ<sub>т</sub>, реализирана по BiCMOS технология. По аналогия със схемата от Фиг. 3-2, ако площта на емитерния преход на транзистора Q2 е n пъти поголяма от тази на Q1, а транзисторите M1, M2, M3 и M4 са еднакви



BiCMOS схема за стабилизация на режима използваща фт.

# 3.1.3. Схеми, използващи като еталон напрежението на стабилизация на ценеров диод V<sub>Z</sub>

В тази схема (Фиг. 3-5) като източник на опорно напрежение се използва напрежението на стабилизация  $V_7 \approx (6-7)V$  на обратно свързан емитерен преход на интегралния транзистор QZ.

Стойността на изходния ток в схемата се дава с израза



Схема за стабилизация с използване

За стабилизиране на тока през ценеровия диод, с цел осигуряване на независимост на напрежението  $V_7$  от захранването, е въведена ООВ с простото токово огледало О4-О5. Големината на тока през О5 се избира така, че да се гарантира стабилната работа на ценеровия диод в областта на лавинния пробив.

# 3.1.4. Схеми, използващи като еталон праговото напрежение V<sub>T</sub> на МОЅ транзистор





Тази схема наподобява схемата от Фиг. 3-1. Токът през резистора R е

(3-12) 
$$I_{R} = \frac{V_{GS3}}{R} = \frac{V_{TO} + V_{eff3}}{R} \approx \frac{V_{TO} + \sqrt{\frac{2}{k'_{N}} \frac{(W2/L2)}{(W1/L1)(W3/L3)}} I_{R}}{R},$$

а изходният ток -

(3-13) 
$$I_{out} = \frac{W5/L5}{W3/L3}I_R.$$

При оразмеряването на схемата трябва да се има пред вид, че напрежението между сорса и подложката на транзистора М4 е различно от нула. Ориентировъчната стойност на минималното захранващо напрежение може да се определи по формулата

$$V_{DD} - V_{SS} = RI_{R} + V_{GS4} + V_{DS2} \approx$$

$$\approx RI_{R} + V_{TNO} + \frac{1}{2}\sqrt{RI_{R}} + \sqrt{\frac{2I_{R}}{k'_{N}(W_{L4}^{4})}} + \sqrt{\frac{2I_{R}}{k'_{P}(W_{L2}^{2})}}$$

където  $V_{TNO}$  е праговото напрежение на n-MOS транзистора при  $V_{SB}=0$ , а k'<sub>N</sub> и k'<sub>P</sub> - факторите на стръмността.

# 3.2. ВЕРИГИ ЗА УСТАНОВЯВАНЕ НА РЕЖИМА СЛАБО ЗАВИСЕШИ ОТ ТЕМПЕРАТУРАТА

Едни от най-интересните схемни решения на вериги за установяване на постояннотоковия режим са свързани с използването на т. нар. "bandдар" източници на опорно напрежение. Това са термокомпенсирани източници на напрежение, чиято опростена блокова схема е показана на Фиг. 3-7. Целта е на изхода на схемата да се получи сумата от напрежението V<sub>BF</sub> върху *n-p-n* транзистора и умножената G пъти стойност на топлинния потенциал  $\phi_{T}$ . Следователно стойността на V<sub>RFF</sub> е

(3-15) $V_{\text{RFF}} = V_{\text{RF}} + G \cdot \phi_{\text{T}}$  .

Понеже напрежението V<sub>BE</sub> има отрицателен температурен коефициент (около -2 mV/°C), а  $\phi_{T}$ - положителен ( +0.085 mV/°C ) е възможна температурна компенсация. За определяне на условието за възникването й, равенство (3-15) се диференцира спрямо температурата и се приравнява на нула [15]

$$(3-16) \qquad \quad \frac{dV_{REF}}{dT} = \frac{dV_{BE}}{dT} + G\frac{d\phi_T}{dT} = 0.$$



Фиг. 3-7: Блокова схема на термостабилизиран източник на опорно напрежение.

В резултат, за коефициента на усилване G се получава

(3-17) 
$$G = -\frac{dV_{BE}}{d\phi_T} \approx -\frac{-2mV/^{\circ}C}{0.085mV/^{\circ}C} \approx 23.53,$$

а за ориентировъчната стойност на изходното напрежение

(3-18) 
$$V_{\text{REF}} = V_{\text{BF}} + G \cdot \varphi_{\text{T}} \approx 0.65 + 0.61 = 1.26 \text{V}$$

Следователно опорното напрежение при тази схема е термостабилно само за една стойност около 1.26V. Понеже тази стойност е близка до широчината на забранената зона (band-gap) на силиция, схемата се нарича "band-gap" източник на опорно напрежение. Подробните анализи, направени в [5], демонстрират още по-ясно връзката между широчината на забранената зона на силиция и напрежението в изхода на схемата.

На Фиг. 3-8 е показана примерната реализация на схемата с операционен усилвател.

Транзисторите Q1 и Q2 са с еднакви площи на емитерните преходи. Понеже усилвателят има много голям коефициент на усилване, от практическа гледна точка може да се приеме, че потенциалите на двата му входа са еднакви и

$$(3-19) \qquad \mathsf{R1} \cdot \mathsf{I}_{\mathsf{R1}} \approx \mathsf{R2} \cdot \mathsf{I}_{\mathsf{R2}},$$

(3-20) 
$$I_{R1} = \frac{\varphi_T}{R} \ln \left( \frac{I_{R2}}{I_{R1}} \frac{A1}{A2} \right) = \frac{\varphi_T}{R} \ln \left( \frac{R1}{R2} \right).$$

Окончателно за V<sub>RFF</sub> се получава



На Фиг. 3-9 е показана схемата на източник на "band-gap" опорно напрежение с биполярни транзистори. В тази схема площите на транзисторите Q1 и Q2 са еднакви. Заедно с резистора R те формират токово огледало на Widlar.



Фиг. 3-9: Източник на "band gap" опорно напрежение с биполярни транзистори.

За зависимостта на изходсното напрежение V<sub>REF</sub> е в сила

(3-22) 
$$V_{\mathsf{REF}} = V_{\mathsf{BE3}} + \frac{\mathsf{R2}}{\mathsf{R}} \, \varphi_{\mathsf{T}} \, \mathsf{In}\left(\frac{\mathsf{R2}}{\mathsf{R1}}\right),$$

а коефициентът на усилване G е

(3-23) 
$$G = \frac{R2}{R} ln \left(\frac{R2}{R1}\right).$$

Формулите (3-22) и (3-23) са валидни, ако напреженията

(3-24)  $V_{BE1} = V_{BE3}$ .

От това следва, че за правилната работа на схемата е необходимо

(3-25) 
$$\phi_{\mathsf{T}} \ln \left( \frac{\mathsf{I}_{\mathsf{C}1}}{\mathsf{I}_{\mathsf{S}1}} \right) = \phi_{\mathsf{T}} \ln \left( \frac{\mathsf{I}_{\mathsf{C}3}}{\mathsf{I}_{\mathsf{S}3}} \right).$$

Окончателно, от (3-24) се получава

(3-26) 
$$\frac{I_{C1}}{I_{C3}} = \frac{A_1}{A_3}.$$

Недостатък на band-gap схемите е, че осигуряват термостабилизация само за една точно определена стойност на изходното напрежение [15].

# 4. СТЪПАЛА С ДИНАМИЧЕН ТОВАР

Използването на транзистори като товар в линейните интегрални схеми позволява да се реализират стъпала с повишено усилване при ниски стойности на захранващото напрежение и малка площ на кристала.

Стъпала с динамичен товар

# 4.1. СТЪПАЛА С ДИНАМИЧЕН ТОВАР С БИПОЛЯРНИ ТРАНЗИСТОРИ

#### Стъпало ОЕ с динамичен товар



В представената на Фиг. 4-1 схема, Q1 е основният (усилващ) транзистор, а Q2 играе ролята на динамичен товар. Коефициентът на усилване по напрежение A<sub>II</sub> се определя с израза [4]

(4-1) 
$$A_{u} \approx -g_{m1} \frac{r_{o1} \cdot r_{o2}}{r_{o1} + r_{o2}} = -\frac{g_{m1}}{g_{o1} + g_{o2}}.$$

Окончателно, след заместване на  $g_m$  и  $g_o$  с (1-16) и (1-17), се полу-

чава

(4-2) 
$$A_{u} = -\frac{\frac{I}{\phi_{T}}}{\frac{I}{V_{AF1}} + \frac{I}{V_{AF2}}} = -\frac{\frac{1}{\phi_{T}}}{\frac{1}{V_{AF1}} + \frac{1}{V_{AF2}}}.$$

Анализът на (4-2) показва, че коефициентът на усилване на стъпалото не зависи от тока през него. Например, ако  $V_{AF1}$ =100 V,  $V_{AF2}$ =80 V, то  $A_{II} \approx 1777$ .

Недостатък на схемата е стеснената честотна лента. Дължи се както на големия еквивалентен входен капацитет (обусловен от големия коефициент на усилване на стъпалото) така и на високото изходно съпротивление  $R_0$ . То се определя с формулата

(4-3) 
$$R_0 = \frac{1}{1} = \frac{1}{1}$$

$$R_{o} = \frac{1}{g_{o1} + g_{o2}} = \frac{1}{\frac{1}{V_{AF1}} + \frac{1}{V_{AF2}}}.$$

Входното съпротивление на стъпалото, съвпада с входното съпротивление на обикновеното стъпало ОЕ. Ориентировъчната му стойност е

(4-4) 
$$\mathsf{R}_{\mathsf{i}} = \mathsf{r}_{\mathsf{i}} \approx \beta \mathsf{r}_{\mathsf{e}} \approx \beta \frac{\mathsf{I}}{\varphi_{\mathsf{T}}}.$$

#### Стъпало ОК с динамичен товар



За ориентировъчните стойности на основните зависимости в тази схема се получава:

(4-5)  $A_{u} \approx \frac{g_{m1}}{g_{m1} + g_{o1} + g_{o2}} \approx 1,$ 

$$(4-6) R_o \approx \frac{1}{g_{ml}} + \frac{R_S}{\beta} \approx \frac{\phi_T}{I},$$

(4-7) 
$$\mathsf{R}_{\mathsf{i}} \approx \beta (\mathsf{r}_{\mathsf{e}1} + \mathsf{r}_{\mathsf{o}2}) \approx \beta \frac{\mathsf{V}_{\mathsf{AF2}}}{\mathsf{I}},$$

където с  $\mathsf{R}_{\mathsf{S}}$  е означено вътрешното съпротивление на генератора на сигнали.

# Стъпало ОБ с динамичен товар

Основните параметри на стъпалото могат да се изчислят с помощта на следните ориентировъчни формули [4]:

(4-8) 
$$\mathsf{R}_{\mathsf{o}} \approx \mathsf{r}_{\mathsf{o}2};$$



От (4-10) следва, че и при схема ОБ максималната стойност на коефициента на усилване по напрежение не зависи от режима.

Посочените по-горе формули за коефициентите на усилване по напрежение са в сила при условие, че трите схеми работят при високоомен товар ( $r_L \rightarrow \infty$ ). Това е най-честия случай, при който тези стъпала са част от вътрешната структура на голяма интегрална схема. Ако посоченото условие не е изпълнено, тогава на мястото на съпротивлението  $r_{o2}$  ще трябва да се постави еквивалентното съпротивление на паралелно включените  $r_{o2}$  и  $r_L$  и съответно стойностите на коефициентите на усилване ще са по-малки.

И в трите разгледани схеми динамичните товари са реализирани като задаващи източници на ток с транзистор (Фиг. 2-2). При необходимост от повишаване на стойността на динамичния товар, могат да се използват и схемите от Фиг. 2-3 (с допълнителен резистор) и Фиг. 2-4 (с допълнителен транзистор). Това ще доведе до по-високи стойности на коефициентите на усилване по-напрежение.

# 4.2. СТЪПАЛА С ДИНАМИЧЕН ТОВАР С МОЅ ТРАНЗИСТОРИ

# 4.2.1. Схеми с СМОЅ транзистори

#### CMOS усилвател с динамичен товар и паралелен вход

На Фиг. 4-4 е показана една от най-често използваните схеми на CMOS усилвател с динамичен товар. При нея усилването на сигналите се осъществява и от двата транзистора.



**Фиг. 4-4:** CMOS усилвател с динамичен товар и паралелен вход.

На Фиг. 4-5 е представена еквивалентната схема на стъпалото по променлив ток.



Фиг. 4-5: Еквивалентна схема по променлив ток на СМОЅ усилвателя от Фиг.4-4.

Въз основа на нея, за коефициента на усилване по напрежение се получава

(4-11)  
$$A_{u} = -\frac{g_{mn} + g_{mp}}{g_{on} + g_{op}} \approx \frac{\sqrt{2k'_{N}(Wn/Ln)I} + \sqrt{2k'_{P}(Wp/Lp)I}}{(\lambda_{n} + \lambda_{p})I} = \frac{\sqrt{2k'_{N}(Wn/Ln)} + \sqrt{2k'_{P}(Wp/Lp)}}{(\lambda_{n} + \lambda_{p})\sqrt{I}},$$

където с I е означен токът в работната точка на транзисторите. Изходното съпротивление е

(4-12) 
$$\mathsf{R}_{\mathsf{o}} \approx \frac{1}{\mathsf{g}_{\mathsf{on}} + \mathsf{g}_{\mathsf{op}}} \approx \frac{1}{(\lambda_{\mathsf{n}} + \lambda_{\mathsf{p}})\mathsf{I}}$$

Формула (4-12) е в сила за всички MOS схеми с динамичен товар.

Коефициентът на усилване при разглежданата схема е значително по-малък от коефициента на усилване при схемата с биполярни транзистори. Например, ако  $k'_{N} = 100 \mu A/V^2$ ,  $k'_{P} = 40 \mu A/V^2$ ,  $\lambda_{N} = 0.01$ ,  $\lambda_{P} = 0.02$ , Wn/Ln = 50, Wp/Lp = 125 и I = 0.1mA от горните зависимости се получава  $A_{\mu} = 666$  и  $R_{\rho} = 333$  kΩ.

Друг недостатък на схемата е, че при нея трудно се установява постояннотоковия режим, което налага задължителното й използване заедно с верига на обратна връзка [4]. На Фиг. 4-6, Фиг. 4-7 и Фиг. 4-8 са показани три схеми на CMOS усилватели с динамичен товар. Характерно и за трите схеми е, че при тях транзисторите работят в областта на насищане на изходните характеристики (активната област). По този начин се осигуряват високи стойности на стръмността на усилващия транзистор и на променливотоковото съпротивление на динамичните товари.

#### Стъпало общ сорс с динамичен товар



В представената на Фиг. 4-6 схема транзисторът  $M_N$  е основен (усилващ), а транзисторът  $M_P$  играе ролята на динамичен товар. По аналогия с усилвателя от Фиг. 4-4 за коефициента на усилване на стъпалото с общ сорс се получава

(4-13) 
$$A_{u} = -\frac{g_{mn}}{g_{on} + g_{op}}$$

Стъпало общ сорс с активен товар



При тази схема като товар се използва p-MOS транзистор, с гейт и дрейн свързани на късо. Това намалява стойността на динамичния товар,

но води до независимост на коефициента на усилване по напрежение от тока през транзисторите. По подобие със схемата от Фиг. 4-4 лесно може да се изведе, че

(4-14) 
$$A_{u} = -\frac{g_{mn}}{g_{on} + g_{op} + g_{mp}} \approx -\frac{g_{mn}}{g_{mp}} = -\sqrt{\frac{k'_{n}(W_{N}/L_{N})}{k'_{P}(W_{P}/L_{P})}}$$





Схемата от Фиг. 4-8 е подобна на схемата от Фиг. 4-6 с тази разлика, че при нея усилващ е p-MOS транзистора, а ролята на товар се изпълнява от n-MOS транзистора. Следователно, коефициентът на усилване по напрежение е

$$A_{u} = -\frac{g_{mp}}{g_{on} + g_{op}}.$$

Изходното съпротивление и на трите схеми се определя с помощта на формула (4-12).

# 4.2.2. Стъпала с еднотипни транзистори

Стъпало общ сорс с еднотипни транзистори



Фиг. 4-9: Стъпало общ сорс с еднотипни транзистори. Коефициентът на усилване и изходното съпротивление на схемата се определят с формулите [4, 15]:

(4-16) 
$$A_{u} \approx -\frac{g_{m1}}{g_{m2} + g_{mb2}} \approx -\frac{g_{m1}}{g_{m2}} = -\sqrt{\frac{W1/L1}{W2/L2}},$$
  
(4-17)  $R_{o} \approx \frac{1}{g_{m2} + g_{mb2}}.$ 

#### Сорсов повторител с еднотипни транзистори



Ориентировъчните уравнения за схемата, представена на Фиг. 4-10 са [7]:

(4-18) 
$$A_{u} \approx \frac{g_{m1}}{g_{m1} + g_{mb1}} \approx 1$$

 $(4-19) \qquad \mathsf{R}_{\mathsf{o}} \approx \frac{1}{\mathsf{g}_{\mathsf{m}1} + \mathsf{g}_{\mathsf{m}\mathsf{b}1}}$ 

# 4.3. АНАЛИЗ НА СТЪПАЛАТА С ДИНАМИЧЕН ТОВАР ПРИ ВИСОКИ ЧЕСТОТИ

На Фиг. 4-11 е представен обобщения малосигнален модел на стъпалата с динамичен товар [4]. В тази схема с  $r_1$  и  $r_2$  са означени съответно входното и изходното съпротивление, а  $g_m$  е стръмността на стъпалото.  $C_1$ и  $C_2$  представляват всички капацитети, свързани съответно към входа и изхода на схемата, а  $C_3$  е обобщен проходен капацитет.

Разглежданата схема има два полюса, които определят и две гранични честоти -  $f_1$  и  $f_2$ . Първата гранична честота се определя от входната верига, а втората от изходната.



#### Фиг. 4-11: Обобщен малосигнален модел на стъпалата с динамичен товар.

Като се вземе пред вид, че, съгласно ефекта на Милер, проходният капацитет  $C_3$  се явява на входа, умножен с единица плюс абсолютната стойност на коефициента на усилване на стъпалото, за граничната честота  $f_1$  се получава следната опростена формула:

(4-20) 
$$f_{1} \approx \frac{1}{2\pi (r_{1} || r_{S}) (C_{1} + |A_{u}|C_{3})} \approx \frac{(g_{1} + g_{S})g_{2}}{2\pi g_{m}C_{3}}$$

където  $g_s$  е вътрешната проводимост на източника на сигнал, коефициентът на усилване  $|A_u| = g_m r_2 >> 1$ , а  $C_1 << |A_u| C_3$ .

За граничната честота  $f_2$  се получава

(4-21) 
$$f_2 \approx \frac{g_2}{2\pi(C_2 + C_3)}.$$

Стъпала с динамичен товар

Следователно, честотните характеристики на усилвателите се определят от две гранични честоти -  $f_1$  и  $f_2$ . Стойностите на тези честоти зависят от структурата на анализираното схемно решение, избрания постояннотоков режим и вътрешното съпротивление на генератора на входен сигнал. Обикновено едната от тях е значително по-малка от другата и именно тя определя широчината на честотната лента на стъпалото.

За схемата от Фиг. 4-1, за най-често срещания случай на вертикален NPN и хоризонтален PNP транзистори, се получава:

(4-22)  $C_1 = C_{b'el},$ 

$$(4-23) C_2 = C_{cs1} + C_{b'c2} + C_L$$

(4-24) 
$$C_3 = C_{b'c1}$$

(4-25) 
$$g_1 \approx \frac{1}{r_{i1}} = g_{i1},$$

(4-26) 
$$g_2 = g_{o1} + g_{o2}$$

(4-27) 
$$g_m = g_{m1}$$
.

Във формула (4-23) с  $\mathsf{C}_{\mathsf{L}}$ е означен товарният капацитет на стъпалото.

След заместване на (4-22) ÷ (4-27) в (4-20) и (4-21) окончателно се получават изразите

(4-28) 
$$f_{1} = \frac{(g_{i_{1}} + g_{s})(g_{o1} + g_{o2})}{2\pi g_{m1}C_{b'c1}}$$

(4-29) 
$$f_2 = \frac{g_{o1} + g_{o2}}{2\pi (C_{b'c1} + C_{cs1} + C_{b'c2} + C_L)}.$$

Формули (4-28) и (4-29) се използват за определяне на честотната лента на стъпалото от Фиг. 4-1. Например, ако токът в работната точка е I = 1 mA,  $\beta$  = 100, напреженията на Ерли са съответно V<sub>AFN</sub> = 200 V, V<sub>AFP</sub> = 80 V, паразитните капацитети - C<sub>b'c1</sub> = 0.2 pF, C<sub>cs1</sub> = 0.35 pF, C<sub>b'c2</sub> = 0.2 pF, товарният капацитет C<sub>L</sub> = 1 pF, а g<sub>s</sub> = 0.001 S, съгласно горните формули се получава: g<sub>m1</sub> = I/ $\phi_T \approx 40$  mS, g<sub>o1</sub> = I/V<sub>AFN</sub>  $\approx 5\mu$ S, g<sub>o2</sub> = I/V<sub>AFP</sub>  $\approx 12.5 \mu$ S, g<sub>i1</sub> = I/ $\beta\phi_T \approx 0.4$  mS, f<sub>1</sub>  $\approx 487$  kHz, f<sub>2</sub>  $\approx 1.6$  MHz. Следователно, честотната лента на стъпалото ще се определя от първия полюс и ще бъде около 487 kHz.

По аналогичен начин за CMOS схемата от Фиг. 4-4 се получава:

$$(4-30) \qquad \mathbf{C}_1 = \mathbf{C}_{gsn} + \mathbf{C}_{gsp},$$

$$(4-31) \qquad C_2 = C_{bdn} + C_{bdp} + C_L$$

$$(4-32) C_3 = C_{gdn} + C_{gdp}$$

$$(4-33) \qquad \mathsf{g}_1 \approx 0 \; ,$$

(4-34) 
$$g_2 = g_{on} + g_{op}$$
,

$$(4-35) \qquad \qquad \mathbf{g}_{m} = \mathbf{g}_{mn} + \mathbf{g}_{mp}$$

Окончателно

(4-36) 
$$f_1 = \frac{g_S(g_{on} + g_{op})}{2\pi(g_{mn} + g_{mp})(C_{gdn} + C_{gdp})}$$

(4-37) 
$$f_2 = \frac{g_{on} + g_{op}}{2\pi(C_{bdn} + C_{bdp} + C_{gdn} + C_{gdp} + C_L)}.$$

Например, ако  $g_{mn} \approx 100 \,\mu$ S,  $g_{mp} \approx 100 \,\mu$ S,  $g_{on} \approx 4 \,\mu$ S,  $g_{op} \approx 6 \,\mu$ S,  $C_{gdn} = 4 \,\mathrm{fF}$ ,  $C_{gdp} = 10 \,\mathrm{fF}$ ,  $C_{bdn} = 5 \,\mathrm{fF}$ ,  $C_{bdp} = 10 \,\mathrm{fF}$ ,  $g_s \approx 0.1 \,\mathrm{mS}$  и  $C_L = 2 \,\mathrm{pF}$  се получава:  $f_1 \approx 56.9 \,\mathrm{MHz}$ ,  $f_2 \approx 784.4 \,\mathrm{kHz}$ . Следователно, в този случай честотната лента ще се определя от стойността на втория полюс и ще бъде около 784.4 kHz.

Разгледаният подход е универсален. С него могат да се определят честотните зависимости на всякакви усилвателни CMOS и биполярни схеми.

Въз основа на разгледаните примери, формулата за граничната честота  $f_1$  може да се обобщи по следния начин:

(4-38) 
$$f_1 \approx \frac{(g_i + g_S)(g_{o1} + g_{o2})}{2\pi g_m \sum C_i}$$

където:

- g<sub>i</sub> е входната проводимост на схемата;

- g<sub>s</sub> е вътрешната проводимостта на източника на сигнал;

-  $g_{o1}$  и  $g_{o2}$  са изходните проводимости на усилващия и товарния транзистор;

- g<sub>m</sub> е стръмността на усилващия транзистор;

-  $\sum C_i$  е сумата на капацитетите на кондензаторите, свързани между входа и изхода на схемата.

Като се вземе пред вид, че обикновено изходните капацитети на интегралните транзисторите не надвишават 100-200 fF, а стойността на товарния капацитет  $C_L$  обикновено е над 1pF, формулата за  $f_2$  може да се опрости до израза

(4-39) 
$$f_2 \approx \frac{g_{o1} + g_{o2}}{2\pi C_L}$$
.

Обикновено при началните анализи и оразмерявания на схемите се използват формули (4-38) и (4-39). Отчитането на влиянието на пренебрегнатите паразитни капацитети става автоматично при последващата симулация. Например, за разгледания по-горе случай на СМОЅ усилвател, по фла (4-39) се определя стойност на полюсната честота  $f_2 \approx 796.2$  kHz, която е много близка до изчислената по ф-ла (4-37) и за нуждите на предварителните изчисления е напълно задоволителна като точност. Увеличаването на товарния капацитет повишава точността при изчисленията по опростената ф-ла (4-39).

# 5. КАСКОДНИ УСИЛВАТЕЛНИ СТЪПАЛА

Каскодните схеми се използват за да увеличат усилването и разширят честотната лента на усилвателните стъпала в интегралните схеми.

# 5.1. КАСКОДНИ СТЪПАЛА С БИПОЛЯРНИ ТРАНЗИСТОРИ

На Фиг. 5-1 и Фиг. 5-2 са показани схемите на двете най-често използвани каскодни усилвателни стъпала с биполярни транзистори.

Каскодна схема ОЕ-ОБ

В схемата на Фиг. 5-1 транзисторът Q1 е свързан по схема OE, а Q2 по OБ [4]. Коефициентът на усилване на стъпалото е равен на произведението от коефициентите на усилването на двете стъпала. Като се вземат предвид резултатите от гл. 4 за коефициента на усилване се получава

(5-1) 
$$A_{u} = A_{u1}A_{u2} = -\frac{g_{m1}}{g_{o1} + g_{m2}} \frac{g_{m2}}{g_{o2} + g_{o}} \approx -\frac{g_{m1}}{g_{o}},$$

където с  $g_o$  е означено изходното съпротивление на генератора на ток I.

В окончателно получената формула е отчетено, че  $g_{m2} >> g_{o1}$  и че  $g_o >> g_{o2}$ . Следователно, коефициентът на усилване на разглежданото стъпало е по-голям от коефициента на усилване на стъпалото общ емитер с динамичен товар (вж. Фиг. 4-1 и ф-ла (4-1)).

Изходното съпротивление на схемата е приблизително равно на изходното съпротивление на генератора на ток I, а входното съпротивление може да се определи по формулата (4-4).

Схемата притежава значително по-широка честотна лента от обикновеното стъпало общ емитер с динамичен товар (Фиг. 4-1). Както беше показано в т. 4.3, върху честотната лента на това стъпало оказва влияние полюсът, който се определя от входната верига. Този полюс има по-ниска стойност на граничната честота, което се дължи на увеличението на входния капацитет (1+ $|A_u|$ ) пъти, поради ефекта на Милер. В разглеждания случай, обаче, поради ниското входно съпротивление на транзистора Q2, коефициентът на усилване в колектора на Q1 е  $A_u \approx -g_{m1} / g_{m2} \approx -1$ . Анализът на каскодната схема с динамичен товар, направен с прилагане на подхода от т. 4.3, води до следните приблизителни изрази за граничните честоти на стъпалото [4]:

(5-2) 
$$f_1 \approx \frac{g_{il}}{2\pi (C_{b'el} + 2C_{b'cl})};$$

Каскодни усилвателни стъпала

(5-3) 
$$f_2 \approx \frac{g_{m2}}{2\pi C_{b'e2}};$$

(5-4) 
$$f_3 \approx \frac{g_0}{2\pi (C_{b'c2} + C_0 + C_L)} \approx \frac{g_0}{2\pi C_L}$$

където с С<sub>о</sub> е означен паразитният кондензатор между изхода и земя, дължащ се на задаващия източник на ток I.

Първата честота  $f_1$  се определя от входната верига, втората честота  $f_2$  - от паразитните капацитети и входното съпротивление  $r_{e2} = l/g_{m2}$  на стъпалото обща база (Q2), а третата честота  $f_3$  - от изходната верига. Стойностите на тези честоти се намират в следното съотношение [4]

(5-5)  $f_3 < f_1 << f_2$ .

Следователно честотната лента на каскодния усилвател се определя от честотата  $f_3$ , която надвишава честотата  $f_2$  при обикновеното стъпало с динамичен товар (вж. ф-ла (4-29)).

# Каскодна схема ОК-ОБ

Схемата (Фиг. 5-2) се характеризира с много високо входно съпротивление и широка честотна лента [5].

Като се вземе пред вид, че товарното съпротивление на стъпалото ОК е равно на входното съпротивление на стъпалото ОБ, за коефициента на усилване по напрежение се получава

$$(5-6) A_{\rm u} \approx \frac{g_{\rm m2}}{2g_{\rm o}}$$



Входното съпротивление на схемата може да се определи по формулата

(5-7) 
$$\mathsf{R}_{\mathsf{i}} \approx \beta (\mathsf{r}_{\mathsf{e1}} + \mathsf{r}_{\mathsf{e2}}) \approx 2\beta \frac{\phi_{\mathsf{T}}}{\mathsf{I}},$$

а понеже 
$$f_1 = \frac{g_i + g_s}{2\pi (0.5C_{b'el} + C_{b'cl})} >> f_3$$
, честотната лента е

(5-8) 
$$f_{(-3dB)} \approx f_3 \approx \frac{g_0}{2\pi C_L}.$$

# 5.2. КАСКОДНИ СТЪПАЛА С МОЅ ТРАНЗИСТОРИ

Каскодна схема общ сорс - общ гейт



Структурата на схемата е подобна на тази от Фиг. 5-1. Коефициентът на усилване се определя от приблизителната формула

(5-9) 
$$A_{u} \approx -\frac{g_{m1}}{g_{o}} \approx -\frac{\sqrt{2k'(W1/L1)I}}{\lambda I} = -\frac{\sqrt{2k'(W1/L1)}}{\lambda \sqrt{I}}$$

където  $g_{m1}$  е стръмността на транзистора M1, а  $g_0$  е изходната проводимост на генератора на ток. Ако k'=100  $\mu$ A/V<sup>2</sup>, W1/L1=50,  $\lambda \approx 0.02$  и I = 100  $\mu$ A за коефициента на усилване се получава  $A_{\mu} \approx 500$ .

Честотната лента се определя по формулата

(5-10) 
$$f_{(-3dB)} \approx \frac{g_0}{2\pi C_L}$$
.

11

При оразмеряването на схемата трябва да се осигури работата на всички транзистори в режим на силна инверсия, в областта на насищане на изходните характеристики.

# Каскодна схема общ сорс-общ гейт с повишено усилване



схемата от Фиг. 5-4 е вариант на стъпалото от Фиг. 5-3. С допълнителния източник I1 се повишава тока и следователно стръмността g<sub>m1</sub> на

транзистора M1, без да се променя изходното съпротивление  $1/g_0$ . В резултат, коефициентът на усилване нараства [8], но също се увеличават консумацията и площта на схемата.

#### Каскодна схема общ сорс-общ гейт с понижено на усилване

При тази схема (Фиг. 5-5), с допълнителния източник 11, част от тока на стъпалото се отнема от транзистора М1. В резултат, стръмността  $g_{m1}$  на транзистора М1 намалява, което води и до намаление на коефициента на усилване на схемата.





#### Прегънат каскод

В разгледаните до тук конфигурации, получаваният променлив ток е общ за всички транзистори и тече между положителното захранващо напрежение и земя. В схемата от Фиг. 5-6 променливият ток тече през двата транзистора без да преминава през положителното захранващо напрежение. Променливата съставка на тока през транзистора М1 е еднаква, но противопосочна на променливата съставка на тока през транзистора М2. Схемата е подходяща за използване във вериги с ниско захранващо напрежение. При оразмеряването й е необходимо да се осигури изпълнението на условието

(5-11) 
$$I = I_1 + I_{D1}$$

където I<sub>D1</sub> е тока през транзистора М1.





#### Каскод с активен товар

Една от възможните реализации на схемата от Фиг. 5-3 е показана на Фиг. 5-7. В нея, задаващият източник на ток е изпълнен с p-MOS транзистора M3. Коефициентът на усилване по напрежение на схемата се дава с израза (5-1), в който изходната проводимост на задаващия източник  $g_0$  се замества с  $g_{03}$  (изходната проводимост на M3), т. е.



Фиг. 5-7: СМОЅ каскод с активен товар.

**Фиг. 5-8:** СМОЅ симетричен каскод.

#### Симетричен каскод

Възможност за повишаване на изходното съпротивление и съответно коефициента на усилване на схемата е използването на каскоден активен товар, чието изходно съпротивление е значително по-голямо от това на M3 от Фиг. 5-7. В резултат се получава

(5-13) 
$$A_{u} \approx -\frac{g_{m1}g_{m2}}{2g_{o1}g_{o2}}.$$

Поради нарастването на изходното съпротивление, увеличението на коефициента на усилване се съпътства с намаление на честотната лента [8]

(5-14) 
$$f_{(-3dB)} \approx \frac{g_{01}g_{02}}{\pi g_{m2}C_L}.$$

Всички разгледани варианти на CMOS каскодите (Фиг. 5-4 ÷ Фиг. 5-8) могат да се реализират и с биполярни транзистори. Основните анализи при тях ще бъдат аналогични на представените за CMOS стъпалата.

#### 6. ДИФЕРЕНЦИАЛНИ УСИЛВАТЕЛИ

# 6. 1. ДИФЕРЕНЦИАЛНИ УСИЛВАТЕЛИ С БИПОЛЯРНИ ТРАНЗИСТОРИ



Фиг. 6-1: Обобщена схема на диференциален усилвател с биполярни транзистори.

Обобщената схема на диференциалния усилвател с биполярни транзистори е показана на Фиг. 6-1. Q1 и Q2 са двойка еднакви транзистори, на чиито бази се подава входното диференциално напрежение. С транзистора Q е реализиран генератора на ток  $I_{EE}$ . Между колекторите и захранващото напрежение  $V_{CC}$  са свързани два еднакви товара LOAD. Обикновено, в интегрално изпълнение, тези товари са активни. При условие, че транзисторите в схемата работят в нормален активен режим и ако се пренебрегне ефекта на Ерли, за поведението на усилвателя при голям входен сигнал са в сила равенствата

(6-1) 
$$V_{id} = V_{in1} - V_{in2} \approx \varphi_T \ln \left(\frac{I_{C1}}{I_{C2}}\right)$$

(6-2) 
$$I_{EE} = I_{C1} + I_{C2}$$

След решаването на системата спрямо I<sub>C1</sub> и I<sub>C2</sub> се получава:

(6-3) 
$$I_{C1} = \frac{I_{EE}}{1 + \exp(-V_{id}/\phi_T)}$$

(6-4) 
$$I_{C2} = \frac{I_{EE}}{1 + \exp(V_{id}/\phi_T)}$$

Анализът на (6-3) и (6-4) показва, че  $I_{C1}$  и  $I_{C2}$  са независими от синфазните сигнали и характеристиките на товара. На Фиг. 6-2 е показана графиката на нормализираните колекторни токове във функция от  $V_{id}$ . Об-

Като се има пред вид, че схемата е симетрична спрямо входа и изхода, за стръмността  $g_m$  на всяко от рамената й се получава

(6-5) 
$$\mathbf{g}_{\mathrm{m}} \approx \frac{\mathbf{I}_{\mathrm{C1}}}{\mathbf{\varphi}_{\mathrm{T}}} \approx \frac{\mathbf{I}_{\mathrm{C2}}}{\mathbf{\varphi}_{\mathrm{T}}} = \frac{\mathbf{I}_{\mathrm{E2}}}{2\mathbf{Q}}$$

Диференциални усилватели



На Фиг. 6-3 е показана практическа схема на диференциален усилвател със симетричен изход. С резистора R и транзисторите Q6 и Q7 се генерира задаващия ток, който чрез простите токови огледала Q7-Q3-Q4 и Q6-Q5 осигурява постояннотоковия режим на усилвателя.

Коефициентът на усилване по напрежение за диференциалните сигнали е

(6-6) 
$$A_{ud} = \frac{u_{o1} - u_{o2}}{u_{id}} \approx -\frac{\left(\frac{g_{m1}}{g_{o1} + g_{o3}} + \frac{g_{m2}}{g_{o2} + g_{o4}}\right) \cdot \frac{u_{id}}{2}}{u_{id}}$$

Като се вземе пред вид симетрията на схемата

(6-7) 
$$A_{ud} \approx -\frac{g_{m1}}{g_{o1} + g_{o3}} \approx -\frac{g_{m2}}{g_{o2} + g_{o4}}$$

След заместване с (1-16) и (1-17) и преобразуване, окончателно се получава

(6-8) 
$$A_{ud} \approx -\frac{(I_{EE}/2\phi_{T})}{(I_{EE}/2V_{AF1}) + (I_{EE}/2V_{AF3})} = -\frac{(I/\phi_{T})}{(I/V_{AF1}) + (I/V_{AF3})}$$



Коефициентът на усилване на синфазния сигнал при несиметричен изход е [4]

(6-9) 
$$A_{ucm} \approx -\frac{g_{ml}r_{o3}}{1+2g_{ml}r_{o5}} \approx -\frac{r_{o3}}{2r_{o5}} = -\frac{g_{o5}}{2g_{o3}} \approx -\frac{\frac{V_{EE}}{V_{AF5}}}{2\frac{I_{EE}}{2V_{AF3}}} = -\frac{V_{AF3}}{V_{AF5}},$$

а коефициентът на усилване на синфазния сигнал на идеалния усилвател, при симетричен изход, е равен на нула.

Въз основа на резултатите в [23] за входните съпротивления за диференциалните и синфазните сигнали се получава

(6-10) 
$$\mathsf{R}_{\mathsf{id}} \approx 2\mathsf{r}_{\mathsf{il}} \approx 2\beta\mathsf{r}_{\mathsf{el}} \approx \frac{2\beta}{\mathsf{g}_{\mathsf{m}1}} \approx \frac{2\beta\phi_{\mathsf{T}}}{\frac{\mathsf{I}_{\mathsf{EE}}}{2}} = \frac{4\beta\phi_{\mathsf{T}}}{\mathsf{I}_{\mathsf{EE}}} ,$$
  
(6-11) 
$$\mathsf{R}_{\mathsf{icm}} \approx \beta(\mathsf{r}_{\mathsf{el}} + 2\mathsf{r}_{05}) \approx \beta\left(2\frac{\phi_{\mathsf{T}}}{\mathsf{I}_{\mathsf{FE}}} + 2\frac{\mathsf{V}_{\mathsf{AF5}}}{\mathsf{I}_{\mathsf{FE}}}\right) \approx 2\beta\frac{\mathsf{V}_{\mathsf{AF5}}}{\mathsf{I}_{\mathsf{FE}}}$$

Изходното съпротивление на усилвателя за диференциални сигнали се определя с формулата

(6-12) 
$$\mathsf{R}_{\mathsf{od}} \approx \frac{1}{\mathsf{g}_{\mathsf{o1}} + \mathsf{g}_{\mathsf{o3}}} + \frac{1}{\mathsf{g}_{\mathsf{o2}} + \mathsf{g}_{\mathsf{o4}}} \approx \frac{2}{\mathsf{g}_{\mathsf{o2}} + \mathsf{g}_{\mathsf{o4}}} = \frac{4}{\frac{\mathsf{I}_{\mathsf{EE}}}{\mathsf{V}_{\mathsf{AF2}}} + \frac{\mathsf{I}_{\mathsf{EE}}}{\mathsf{V}_{\mathsf{AF4}}}},$$

а за синфазните -

(6-13) 
$$\mathsf{R}_{\mathsf{ocm}} \approx \mathsf{r}_{\mathsf{o}4} = \frac{1}{\mathsf{g}_{\mathsf{o}4}} = 2\frac{\mathsf{V}_{\mathsf{AF}4}}{\mathsf{I}_{\mathsf{EE}}}.$$

Коефициентът на дискриминация K<sub>F</sub> е

(6-14) 
$$K_{F} = \frac{A_{ud}}{A_{ucm}} = \frac{\frac{g_{m1}}{g_{o1} + g_{o3}}}{\frac{g_{o5}}{2g_{o3}}} \approx \frac{2g_{m1}g_{o3}}{(g_{o1} + g_{o3})g_{o5}} \approx \frac{2g_{m1}r_{o5}}{1 + \frac{g_{o1}}{g_{o3}}} \approx \frac{\frac{V_{AF5}}{\phi_{T}}}{1 + \frac{V_{AF3}}{V_{AF1}}}.$$

Съгласно т. 4.3 честотната лента на усилвателя ще се определя с приблизителната формула

(6-15) 
$$f_{(-3dB)} \approx \frac{g_{01} + g_{03}}{2\pi 2C_{out}} \approx \frac{\left(\frac{I_{EE}}{2V_{AF1}} + \frac{I_{EE}}{2V_{AF3}}\right)}{4\pi C_{out}} = \frac{I_{EE}}{8\pi C_{out}} \left(\frac{1}{V_{AF1}} + \frac{1}{V_{AF3}}\right),$$

а за честотата на единично усилване се получава

(6-16) 
$$f_{T} = |A_{ud}| f_{(-3dB)} = \frac{g_{m1}}{g_{o1} + g_{o3}} \frac{g_{o1} + g_{o3}}{2\pi 2C_{out}} = \frac{g_{m1}}{4\pi C_{out}} = \frac{I_{EE}}{8\pi \varphi_{T} C_{out}}$$

където C<sub>out</sub> е капацитета между двата изхода, равен на сумата от паразитните и товарния капацитети на схемата.

Анализът на получените зависимости показва, че основните параметри на разгледания диференциален усилвател зависят от параметрите на технологичния процес ( $V_{AFN}$ ,  $V_{AFP}$ ,  $\phi_T$  и  $\beta$ ), избрания режимен ток  $I_{EE}$  и еквивалентния изходен капацитет  $C_{out}$ . Това означава, че параметрите, които зависят само от технологичния процес ( $A_{ud}$ ,  $A_{ucm}$  и  $K_F$ ) имат фиксирани стойности на празен ход, които не могат да се задават от проектанта. Обикновено товарният капацитет  $C_L$  се дава в заданието и е много поголям от паразитните капацитети на схемата така, че  $C_{out} \approx C_L$ , а токът  $I_{EE}$  се определя във връзка с желаната честотна лента или параметъра GBW. Последният се дефинира като произведение от стойностите на честотната лента  $f_{(-3dB)}$  и коефициента на усилване по напрежение при ниски честоти  $A_{ud}$ . При оразмеряването на схемата трябва да се имат пред вид и изискванията за работата на транзисторите в нормален активен режим.

В Табл. 6-1 са показани резултатите от определянето на параметрите на схемата при ток  $I_{EE}$ =100 µA, напрежение на Ерли за *n-p-n* транзисторите -  $V_{AFN}$ =100 V, напрежение на Ерли за *p-n-p* транзисторите -  $V_{AFP}$ =50 V,  $\beta$ =100,  $C_L$  =10 pF. В скоби са показани номерата на уравненията, по които е извършено изчислението. Резултатите са потвърдени с PSpice симулации.

#### Диференциални усилватели

Тоблино 6 1

|                      |                                                                          |           | Гаолица 0-1 |
|----------------------|--------------------------------------------------------------------------|-----------|-------------|
| Параметър на схемата | Фактори влияещи върху параметъра                                         | Уравнение | Стойност    |
| A <sub>ud</sub>      | $V_{AFN}, V_{AFP}, \phi_{T}$                                             | (6-8)     | 1292        |
| A <sub>ucm</sub>     | V <sub>AFN</sub> , V <sub>AFP</sub>                                      | (6-9)     | 0.5         |
| R <sub>id</sub>      | $\beta, \varphi_T, I_{EE}$                                               | (6-10)    | 100 kΩ      |
| R <sub>icm</sub>     | $V_{AFN,} \beta, I_{EE}$                                                 | (6-11)    | 200 MΩ      |
| R <sub>od</sub>      | V <sub>AFN</sub> , V <sub>AFP</sub> , I <sub>EE</sub>                    | (6-12)    | 1.33 MΩ     |
| R <sub>ocm</sub>     | $V_{AFP}, I_{EE}$                                                        | (6-13)    | $1M\Omega$  |
| $K_F$                | $V_{AFN}, V_{AFP}, \varphi_T$                                            | (6-14)    | 68 dB       |
| f (-3 dВ)            | V <sub>AFN</sub> , V <sub>AFP</sub> , I <sub>EE</sub> , C <sub>out</sub> | (6-15)    | 12 kHz      |
| $f_T$                | $\varphi_T$ , $I_{EE}$ , $C_{out}$                                       | (6-16)    | 15.5 MHz    |

#### 6.2. ДИФЕРЕНЦИАЛНИ УСИЛВАТЕЛИ С МОЅ ТРАНЗИСТОРИ



Фиг. 6-4: Обобщена схема на диференциален усилвател с MOS транзистори.

Обобщената схема на диференциален усилвател с MOS транзистори е показана на Фиг. 6-4. М1 и M2 са двойка транзистори, с еднаква геометрия (W1 = W2 = W и L1 = L2 = L). Между гейтовете им се подава входното диференциално напрежение. С транзистора M3 е реализиран генератора на ток  $I_{SS}$ . Между дрейновете на M1 и M2 и захранващото напрежение V<sub>DD</sub> са свързани два еднакви товара. Обикновено, в интегрално изпълнение, тези товари са активни. При условие, че транзисторите в схемата работят в режим на силна инверсия и в областта на насищане на изходните характеристики, ако се пренебрегне ефекта на модулация на дължината на канала и ако се приеме, че праговите напрежения на транзисторите са еднакви (V<sub>T1</sub> = V<sub>T2</sub>), за описание на работата на схемата от две уравнения

(6-17) 
$$I_{SS} = I_{D1} + I_{D2},$$

(6-18) 
$$V_{id} = V_{in1} - V_{in2} = V_{GS1} - V_{GS2} \approx \sqrt{\frac{2I_{D1}}{k'(W/L)}} - \sqrt{\frac{2I_{D2}}{k'(W/L)}}$$

След решаването й спрямо I<sub>D1</sub> и I<sub>D2</sub> се получава [4]

(6-19) 
$$I_{D1} = \frac{I_{SS}}{2} + \frac{I_{SS}}{2} \sqrt{\frac{k'(W/L)}{I_{SS}} V_{id}^2} - \frac{(k'(W/L))^2}{4I_{SS}^2} V_{id}^4},$$
  
(6-20) 
$$I_{D2} = \frac{I_{SS}}{2} - \frac{I_{SS}}{2} \sqrt{\frac{k'(W/L)}{I_{SS}} V_{id}^2} - \frac{(k'(W/L))^2}{4I_{SS}^2} V_{id}^4}.$$

Получените зависимости са в сила само при условие, че

$$(6-21) \qquad |\mathsf{V}_{\mathsf{ID}}| \le \sqrt{\frac{2\mathsf{I}_{\mathsf{SS}}}{\mathsf{k}'(\mathsf{W}/\mathsf{L})}}$$

Като се вземат пред вид характеристиките на активния товар, с помощта на (6-19), (6-20) и (6-21) могат да се определят предавателните характеристики на усилвателя при големи входни сигнали.



Фиг. 6-5: Характеристики на ДУ с МОЅ транзистори при голям входен сигнал.

На Фиг. 6-5 са показани характеристиките на нормализираните спрямо  $I_{SS}$  дрейнови токове за две отношения на размерите на транзисторите. Вижда се, че при MOS диференциалните усилватели линейната област на предавателните характеристики зависи от отношенията на размерите на транзисторите.

Стръмността  $\boldsymbol{G}_m$  на схемата е равна на стръмността на всяко от рамената й

(6-22) 
$$G_{m} = g_{m1} = g_{m2} \approx \sqrt{2k' \frac{W}{L} I_{D}} = \sqrt{k' \frac{W}{L} I_{SS}} .$$

На Фиг. 6-6 е показана практическа схема на CMOS диференциален усилвател със симетричен изход. С резистора R и транзисторите M6 и M7 се генерира задаващия ток, който чрез простите токови огледала M7-M3-M4 и M6-M5 осигурява постояннотоковия режим на усилвателя.



С помощта на (6-6) и (6-7), за коефициента на усилване по напрежение при диференциален входен сигнал се получава

(6-23) 
$$A_{ud} \approx -\frac{\sqrt{k'\frac{W1}{L1}I_{SS}}}{\frac{\lambda_1I_{SS}}{2} + \frac{\lambda_3I_{SS}}{2}} = -\frac{2\sqrt{k'\frac{W1}{L1}}}{(\lambda_1 + \lambda_3)\sqrt{I_{SS}}}.$$

Коефициентът на усилване на синфазните сигнали е

(6-24) 
$$\mathsf{A}_{\mathsf{ucm}} \approx -\frac{\mathsf{r}_{\mathsf{o}3}}{2\mathsf{r}_{\mathsf{o}5}} = -\frac{\mathsf{g}_{\mathsf{o}5}}{2\mathsf{g}_{\mathsf{o}3}} \approx -\frac{\lambda_5 \mathsf{I}_{\mathsf{SS}}}{2\lambda_3 (\mathsf{I}_{\mathsf{SS}}/2)} = -\frac{\lambda_5}{\lambda_3}.$$

Изходното съпротивление за диференциални сигнали е

(6-25) 
$$\mathsf{R}_{od} \approx \frac{1}{\mathsf{g}_{o1} + \mathsf{g}_{o3}} + \frac{1}{\mathsf{g}_{o2} + \mathsf{g}_{o4}} \approx \frac{2}{\mathsf{g}_{o1} + \mathsf{g}_{o3}} = \frac{4}{(\lambda_1 + \lambda_3)\mathsf{I}_{SS}}$$

а за синфазни -

(6-26) 
$$\mathsf{R}_{\mathsf{ocm}} \approx \mathsf{r}_{\mathsf{o}4} = \frac{1}{\mathsf{g}_{\mathsf{o}4}} = \frac{2}{\lambda_4 \mathsf{I}_{\mathsf{SS}}}.$$

За К<sub>Е</sub> се получава

(6-27) 
$$K_{F} = \frac{|A_{ud}|}{|A_{ucm}|} = \frac{\frac{g_{m1}}{g_{o1} + g_{o3}}}{\frac{g_{o5}}{2g_{o3}}} \approx \frac{2g_{m1}g_{o3}}{(g_{o1} + g_{o3})g_{o5}} \approx \frac{2g_{m1}r_{o5}}{1 + \frac{g_{o1}}{g_{o3}}} \approx \frac{2\sqrt{k'(W1/L1)}}{\lambda_{5}\sqrt{I_{SS}}\left(1 + \frac{\lambda_{1}}{\lambda_{3}}\right)}$$

Честотната лента на усилвателя се определя с приблизителната формула

(6-28) 
$$f_{(-3dB)} \approx \frac{g_{o1} + g_{o3}}{2\pi 2C_{out}} \approx \frac{(\lambda_1 + \lambda_3)I_{SS}}{8\pi C_{out}},$$

а честотата на единично усилване е

(6-29) 
$$f_{T} = |A_{ud}| f_{(-3dB)} = \frac{g_{m1}}{g_{o1} + g_{o3}} \frac{g_{o1} + g_{o3}}{2\pi 2C_{out}} = \frac{g_{m1}}{4\pi C_{out}} = \frac{\sqrt{k' \frac{W1}{L1}} I_{SS}}{4\pi C_{out}},$$

където  $C_{out}$  е изходния капацитет, равен на сумата от паразитните и товарния капацитет на схемата.

Анализът на получените зависимости показва, че, както при биполярните схеми, основните параметри на MOS ДУ зависят от параметрите на технологичния процес ( $\lambda_N$ ,  $\lambda_P$ ,  $k'_N$ ,  $k'_P$ ), избрания постояннотоков режим и товарния капацитет  $C_{out}$ . Допълнителен фактор е отношението на размерите W/L на входната диференциална двойка. Това отношение, както и размерите на останалите транзистори в схемата, най-често се определят във връзка с осигуряване на постояннотоковия режим - работа на транзисторите в силна инверсия, в областта на насищане на изходните характеристики. Обикновено изходният капацитет  $C_{out}$  е приблизително равен на товарния  $C_L$ , а токът I<sub>SS</sub> се определя във връзка с желаната честотна лента или площ на усилването.

В Табл. 6-2 са показани стойностите на параметрите на схемата при ток  $I_{SS} = 100 \,\mu\text{A}$ ,  $\lambda_N = 0.01 \,\text{V}^{-1}$ ,  $\lambda_P = 0.03 \,\text{V}^{-1}$ ,  $\mathbf{k}'_N = 100 \,\mu\text{A}/\text{V}^2$ ,  $\mathbf{k}'_P = 40 \,\mu\text{A}/\text{V}^2$ , W1/L1=1 и C<sub>out</sub>=1 pF. В скоби са дадени номерата на уравнението, по което е направено съответното изчисление. Получените резултати са потвърдени с PSpice симулации. Диференциални усилватели

Таблица 6-2

|                  |                                                                     |            | ruomiqu o 2 |
|------------------|---------------------------------------------------------------------|------------|-------------|
| Параметър на     | Аргументи при определянето на                                       | Зависимост | Стойност    |
| схемата          | параметъра                                                          |            |             |
| A <sub>ud</sub>  | $\lambda_N$ , $\lambda_P$ , $k_N'$ , I <sub>SS</sub> , <i>W1/L1</i> | (6-23)     | 50          |
| Aucm             | $\lambda_N$ , $\lambda_P$                                           | (6-24)     | 0.333       |
| R <sub>od</sub>  | $\lambda_N$ , $\lambda_P$ , I <sub>SS</sub>                         | (6-25)     | 1 M Ω       |
| R <sub>ocm</sub> | $\lambda_P$ , I <sub>SS</sub>                                       | (6-26)     | 660 kΩ      |
| $K_F$            | $\lambda_N$ , $\lambda_P$ , $k'_N$ , I <sub>SS</sub> , <i>W1/L1</i> | (6-27)     | 44 dB       |
| f (-3 dB)        | $\lambda_N$ , $\lambda_P$ , I <sub>SS</sub> , $C_{out}$             | (6-28)     | 150 kHz     |
| $f_T$            | $k'_N$ , W1/L1, I <sub>SS</sub> , C <sub>out</sub>                  | (6-29)     | 8.2 MHz     |

# 6.3. ВАРИАНТИ НА СХЕМАТА НА ДИФЕРЕНЦИАЛНИЯ УСИЛВАТЕЛ

#### 6.3.1. ДУ с несиметричен изход и удвоено усилване

Недостатък на разгледаните практически схеми на диференциални усилватели с несиметричен изход е двукратното намаление на коефициента на усилване на диференциалния сигнал. За избягване на посочения недостатък се използват схемите с несиметричен изход и удвоено усилване показани на Фиг. 6-7 и Фиг. 6-8. Известни са още като схеми с управляем динамичен товар или фазосумиращи схеми. При тях токът върху товара се формира от разликата между токовете в двете рамена на схемите. Понеже променливотоковите съставки в двете рамена са противофазни, след изваждането, изходният ток е сумата от тях.



# Фиг. 6-7: ДУ с несиметричен изход с биполярни транзистори.

СМОЅ ДУ с несиметричен изход.

При тези схеми, формулите за коефициентите на усилване, входните съпротивления и изходните съпротивление за синфазните сигнали са същите както при схемите със симетричен изход от Фиг. 6-3 и Фиг. 6-6. Из-

ходното съпротивление за диференциалните сигнали е равно на половината от съпротивлението определено с (6-12) и (6-25), а честотната лента е два пъти по-голяма. Недостатък на стъпалото е понижения коефициент на дискриминация, което се дължи на несиметрията в двете му рамена.

#### 6.3.2. ДУ с понижено захранващо напрежение

Недостатък на разгледаните схеми на диференциални усилватели е ограничената стойност на минималния синфазен сигнали, при работа с ниски захранващи напрежения. Например, при схемата от Фиг. 6-3 минималната стойност на синфазното напрежение е

$$(6-30) \qquad \qquad \mathsf{V}_{\mathsf{CMIN}} = \mathsf{V}_{\mathsf{EE}} + \mathsf{V}_{\mathsf{CESAT5}} + \mathsf{V}_{\mathsf{BE1}}.$$

Ако захранващите напрежения на схемата са  $\pm 1.5V$ , напрежението на насищане на транзистора Q5 е V<sub>CESAT5</sub> =0.3V и напрежението върху отпушения преход база-емитер на Q1 е V<sub>BE1</sub> = 0.7V, то за минималната стойност на синфазното напрежение на входа се получава V<sub>CMIN</sub> = -0.5V.

Подобен е проблема и при MOS схемите. За схемата от Фиг. 6-6 минималната стойност на синфазното напрежението е

(6-31) 
$$V_{CMIN} = V_{SS} + V_{DSAT5} + V_{GS1} \approx V_{SS} + V_{DSAT5} + V_{eff} + V_{TO} + \frac{\sqrt{V_{DSAT5}}}{2}$$

Ако захранващите напрежения на схемата са  $\pm 1.5$ V, минималното напрежение V<sub>DSAT5</sub> = 0.25 V, V<sub>eff</sub> =0.1V и V<sub>TO</sub> =0.8V, то за V<sub>CMIN</sub> се получава V<sub>CMIN</sub> = -0.1V.



**Фиг. 6-9:** ДУ с понижено захранващо напрежение и биполярни транзистори.

**Фиг. 6-10:** СМОЅ ДУ с понижено захранващо напрежение.

На Фиг. 6-9 [3] и Фиг. 6-10 [10] са показани две схеми за разширение на обхвата на входните синфазни сигнали на диференциалните усилватели. За целта се използват по две разнотипни диференциални двойки, при което едната от тях винаги е в работно състояние. За горния пример с биполярни транзистори, *n-p-n* двойката ще работи при напрежения от  $V_{CMIN}$  =-0.5V до  $V_{CC}$  =+1.5V. Двойката *p-n-p* транзистори ще работи от  $V_{EE}$  =-1.5V до  $V_{CMAX}$  =+0.5V. В резултат, схемата ще бъде работоспособна в целия диапазон на захранващите напрежения (-1.5V ÷ +1.5V). По подобен начин n-MOS двойката ще работи в диапазона от -0.1V до +1.5V, а p-MOS двойката - от -1.5V до +0.1V. Следователно и тази схема ще бъде работоспособна в диапазона -1.5V ÷+1.5V.

# 6.3.3. Варианти на ДУ с биполярни транзистори

#### Каскодно диференциално стъпало

На Фиг. 6-11 е показана схемата на каскодно диференциално стъпало, използвано като входно стъпало на операционния усилвател µА 741.



Фиг. 6-11: Каскодно диференциално стъпало.

Входът на стъпалото е реализиран по схема ОК-ОВ (Q1-Q3, Q2-Q4) с динамичен товар (Q5, Q6). Това повишава входното съпротивление на стъпалото и осигурява високо изходно съпротивление. За удвояване на усилването, при запазване на симетрията на двете рамена, се използва транзистора Q7. Чрез комбинацията от *n-p-n* (Q1, Q2) и *p-n-p* (Q3, Q4) транзисторите се осигурява автоматично отместване на постояннотоковото ниво в отрицателна посока. Постояннотоковият режим се задава с веригата Q12-Q11-39k. При захранващи напрежения ±15V токът I<sub>REF</sub> е около 730µA. Този ток е задаващ за токовото огледало на Widlar (Q11-Q10-5k), на чийто изход се получава огледален ток I<sub>Q10</sub> ≈ 19 µA. Чрез простото токово огледало Q9-Q8, се осъществява ООВ за синфазните сигнали, така че във всяко от рамената на схемата да протича ток по 9.5µA. Стръмността на стъпалото по отношение на диференциалните входни сигнали е

(6-32) 
$$G_{\rm m} = \frac{g_{\rm m1}}{2} \approx 0.185 \,\mu {\rm A/V},$$

а изходното му съпротивление  $R_0 e 6.8 M\Omega$ .

Тези стойности осигуряват възможност за постигане на големи коефициенти на усилване по напрежение. Например, при операционния усилвател  $\mu$ A741, чието входно стъпало има подобна структура, при входно съпротивление на следващото стъпало 5.7 М $\Omega$ , за коефициента Au се получава 574 [5].

#### Диференциални усилватели със супербета транзистори

На Фиг. 6-12 е показана схемата да диференциален усилвател със супербета транзистори. Поради малките входни токове схемата се характеризира с повишено входно съпротивление по променлив ток. Недостатък на супербета транзисторите Q1 и Q2 е тяхното ниско пробивно напрежение V<sub>CE</sub>. Поради това, с помощта на следящата отрицателна обратна връзка (Q3, Q4, D и Q5), се осигурява постояннотоков режим, при който напрежението между колектора и емитера на Q1 и Q2 не надвишава 0.7V. Транзисторите Q3 и Q4 са високоволтови. Заедно с входните транзистори Q1 и Q2 те изграждат каскоди ОЕ-ОБ, които са еквивалентни на транзистори с малък базов ток и нормално пробивно напрежение.



На Фиг. 6-13 и Фиг. 6-14 са показани два варианта на схеми за защита от пренапрежение на входните транзистори Q1 и Q2 [22].

В схемата с биполярни транзистори (Фиг. 6-13) входното стъпало е реализирано с помощта съставни транзистори (*p-n-p* и *n-p-n*). По този начин напрежението между колектора и емитера на супербета транзисторите Q1 и Q2, не надвишава напрежението на отпушения *p-n* преход на Q3 и Q4. В схемата на Фиг. 6-14 за регулиране на напрежението между колектора и

J2

Q2

EE

Vin-

емитера на супербета транзисторите се използва полеви транзистор с *p*-n преход и *n* канал.



Фиг. 6-13: Защита на Q1 и Q2 с биполярни транзистори.

**Фиг. 6-14:** Защита на Q1 и Q2 с полеви транзистори.

# ДУ с компенсация на входните токове



Фиг. 6-15: Диференциален усилвател с минимален входен ток.

Схемата на диференциален усилвател с компенсация на входните токове е показана на Фиг. 6.15. Транзисторът Q заедно с диодите D1 и D2 служат за осигуряване на постояннотоковия режим. В резултат, потенциала в емитерите на Q6 и Q8 е с  $3V_{BE}$  по-висок от потенциала в емитерите на Q1 и Q2. Диодите Q7 и Q5 са свързани в права посока и през тях текат базовите токове на Q3 и Q4, чиито бази са с  $2V_{BE}$  по-положителни от емитерите на Q1 и Q2. По този начин напрежението между колектора и емитера на Q1 и Q2 е равно на  $V_{BE} \approx 0.6$ -0.7V. Чрез токовите огледала Q5-Q6 и Q7-Q8 базовите токове на Q3 и Q4 се подават към базите на Q1 и Q2 и компенсират част от входните им токове. В резултат, постоянните токове, консумирани от източниците на сигнал, намаляват 15-20 пъти.

# 7. ИЗХОДНИ СТЪПАЛА НА ИНТЕГРАЛНИТЕ СХЕМИ

Изходните стъпала на аналоговите интегрални схеми осигуряват необходимия размах на изходното напрежение, ток или мощност върху външния товар. Изискванията към тях могат да бъдат разделени на статични и динамични [4]. Статичните изисквания са свързани с възможността изходното стъпало да осигурява размах на напрежението близък до стойността на захранващите източници при зададен товарен резистор. Това означава, че стъпалото трябва да притежава ниско изходно съпротивление. Динамичните изисквания са свързани със способността на схемата да зарежда и разрежда товарния капацитет до стойностите на захранващите напрежения. Това изискване е свързано главно с параметъра скорост на нарастване на изходния сигнал. За изпълнението му е необходимо да се осигури голям изходен ток, без да се поставя императивно изискването за ниско изходно съпротивление. При големите интегрални схеми това е най-често срещащият се случай.

Съществуват два основни подхода за реализация на изходните стъпала - чрез схеми с високо изходно съпротивление и чрез схеми с ниско изходно съпротивление.

# 7.1. ИЗХОДНИ СТЪПАЛА С ВИСОКО ИЗХОДНО СЪПРОТИВЛЕНИЕ

#### Изходни стъпала клас А с високо изходно съпротивление

На Фиг.7-1 и Фиг.7-2 са показани две основни схеми на изходни стъпала клас А с динамичен товар.



# Фиг. 7-1: CMOS изходно стъпало клас А с високо изходно съпротивление.

Фиг. 7-2: Изходно стъпало клас А с високо изходно съпротивление с БТ.

В гл. 4 беше разгледано подробно поведението на представените схеми по отношение на малките входни сигнали. За оценка на работата им като изходни стъпала на интегралните схеми е необходимо те да бъдат анализирани при голям входен сигнал. Целта е да се получат изрази за

максималната амплитуда на изхода и за зависимостта на скоростта на нарастване на изходния сигнал от стойностите на елементите на схемите.

В схемата на CMOS стъпалото от Фиг. 7-1 транзисторът M2 е динамичен товар, който работи в областта на насищане на изходните характеристики. Тогава максимално възможната стойност на изходния сигнал  $V_{OUT}^+$  ще се определя от условието (1-34)

(7-1) 
$$\left| V_{OUT}^{+} - V_{DD} \right| = \left| V_{DS2} \right| \ge \left| V_{GS2} - V_{T2} \right| = \left| V_{eff2} \right|$$

След преобразуване на (7-1) се получава

(7-2) 
$$V_{OUT}^+ \leq V_{DD} - |V_{eff2}|.$$

84

Понеже в този случай транзисторът М1 е на границата на запушване, токът през М2 ще тече изцяло през товара и

(7-3) 
$$I_{OUT}^{+} = \frac{V_{OUT}^{+}}{R_L} = \frac{K_P}{2} \frac{W2}{L2} (V_{eff2})^2.$$

Анализът на (7-2) и (7-3) показва, че стойността на максималното напрежение на изхода е функция на товара  $R_L$ , размерите на транзистора W2/L2 и големината на ефективното напрежение  $V_{eff2}$ . Колкото понискоомно е товарното съпротивление и колкото желаната стойност на изходното напрежение е по-близко до захранващото напрежение  $V_{DD}$ , толкова по-голяма е стойността на отношението W2/L2. Изследването на областта на възможните решения на тези две уравнения води до извода, че стойности на  $V_{OUT}^+$ , близки до захранващото напрежение, могат да се постигнат само при високи стойности на товара  $R_L$ . Например, ако  $V_{DD}$ =+3V, W2/L2=100,  $k_P'$ =40  $\mu A/V^2$  и  $V_{eff}$ =-0.35 V при  $R_L$ =10 k $\Omega$  се изчислява  $V_{OUT}^+ \leq 2.65$ V и  $I_{OUT}^+ = 265 \mu A$ , а при  $R_L$ =1 k $\Omega$  -  $V_{OUT}^+ \leq 250$  mV.

Минималната стойност на изходното напрежение V<sub>OUT</sub> се получава при работа на транзистора М1 в линейната област на изходните характеристики, при което

- $(7-4) V_{DS1} \le V_{IN} V_{TN},$
- $(7-5) \qquad \qquad V_{OUT}^- = V_{SS} + V_{DS1}$

Токът през М1  $I_{D1}$  ще бъде равен на сумата от тока през товара  $I_{OUT}^-$  и тока през транзистора М2 (той всъщност е  $I_{OUT}^+$  от ф-ла (7-3)), т.е.

83

(7-6) 
$$I_{D1} = k'_n \frac{W_1}{L_1} \left( V_{GS1} - V_{TN} - \frac{V_{DS1}}{2} \right) V_{DS1} = I_{OUT}^+ + I_{OUT}^-$$

където

(7-7) 
$$I_{OUT}^{-} = \frac{\left|V_{OUT}^{-}\right|}{R_{I}}.$$

Обикновено, за да се получи минимално възможната стойност на напрежението на изхода, на входа  $V_{\text{IN}}$  се подава напрежение близко до положителното захранване, т.е.

(7-8) 
$$V_{IN} \approx V_{DD}$$

Тогава

(7-9) 
$$V_{GS1} = V_{IN} - V_{SS} = V_{DD} - V_{SS} >> V_{DS1}$$

и следователно

(7-10) 
$$I_{D1} = k'_{n} \frac{W1}{L1} \left( V_{GS1} - V_{TN} - \frac{V_{DS1}}{2} \right) V_{DS1} \approx \\ \approx k'_{n} \frac{W1}{L1} \left( V_{DD} - V_{SS} - V_{TN} \right) \left( V_{OUT}^{-} - V_{SS} \right).$$

След заместване на (7-3) и (7-7) в (7-6) се получава

(7-11) 
$$I_{D1} = \frac{\dot{k_P}}{2} \frac{W2}{L2} (V_{eff})^2 + \frac{|V_{OUT}|}{R_L}.$$

Формули (7-10) и (7-11) дават връзката между размерите W1/L1 на транзистора M1, големината на товарното съпротивление  $R_L$  и минималното напрежение на изхода  $V_{OUT}^-$ . За горния пример, при  $V_{SS} = -3V$ ,  $k'_n = 100 \ \mu A/V^2$ ,  $V_{TN} = +1 \ V$ , W1/L1=4.5 и  $RL = 10 \ k\Omega$ , се получава  $V_{OUT}^- \le -2.74 \ V$ . При  $RL = 1 \ k\Omega$  се получава  $V_{OUT}^- \le -1.9 \ V$ .

Динамичните условия за работата на схемата са свързани с изискванията за достигане на зададена скоростта на нарастване SR на изходния сигнал. За удовлетворяването им е необходимо да се изпълни условието

(7-12) 
$$|I_{OUT}| \ge C_L S_R = C_L \left| \frac{dV_{OUT}}{dt} \right|.$$

От него се определят стойностите на  $I_{OUT}^+$  и  $I_{OUT}^-$ . По-нататък размерите на транзисторите М1 и М2 се определят с помощта на (7-3) и (7–11).

Изхоони ствпили ни интегрилните схем

Особеност на схемата е, че при нея обикновено скоростта на нарастване SR<sup>+</sup> е значително по-малка от скоростта на спадане SR<sup>-</sup>. Дължи се на факта, че през по-голяма част от времето на разреждане на кондензатора от V<sub>DD</sub> до V<sub>SS</sub>, транзисторът M1 работи в областта на насищане на изходните характеристики, което обуславя много по-големи токове от изчислените по ф-ла (7-10). Затова, в този случай, е по-подходящо, за тока през M1 да се използва формула (1-35). За горния пример, при C<sub>L</sub> = 50 pF, чрез изчисление се получава SR<sup>+</sup> = 5.2 V/µs и SR<sup>-</sup> = 112 V/µs, а чрез симулация - SR<sup>+</sup> = 6 V/µs и SR<sup>-</sup> = 88 V/µs.

Подобно е действието и на схемата с биполярни транзистори от Фиг. 7–2. При нея максималната и минималната стойност на изходното напрежение се определят от условията за работата на транзисторите Q1 и Q2 в нормален активен режим. Основните уравнения са [4]:

(7-13) 
$$V_{OUT}^+ \le V_{CC} - |V_{CE2SAT}| \approx V_{CC} - 0.2V$$

(7-14) 
$$I_{OUT}^{+} = \frac{V_{OUT}^{+}}{R_{L}} = I_{S2} \exp\left[\frac{V_{CC} - V_{BB}}{\varphi_{T}}\right],$$

(7-15) 
$$V_{OUT}^- \ge V_{EE}^- + V_{CE1SAT}^- \approx V_{EE}^- + 0.2V$$
,

(7-16) 
$$I_{OUT}^- = I_{C1} - I_{OUT}^+ = \left[\frac{V_{IN} - V_{EE} - V_{BE1}}{R_{IN}}\right]\beta_1 - I_{S2} \exp\left[\frac{V_{CC} - V_{BB}}{\phi_T}\right].$$

В разглежданата схема токът през Q2 (съответно напрежението в базата му  $V_{BB}$ ) се задават най-често с токово огледало, а  $R_{IN}$  е еквивалентното изходно съпротивление в източника на входен сигнал  $V_{IN}$ .

# Двутактни (противотактни) изходни стъпала с високо изходно съпротивление

Недостатък на разгледаните схеми, работещи в клас А, е малкият им коефициент на полезно действие (под 25%). Затова по-широко приложение са получили, т. нар. двутактни изходни стъпала (Фиг. 7-3 и Фиг. 7-4), работещи в клас АВ или В. При тези схеми, транзисторите М1 и М2 (Q1 и Q2) са свързани по схема общ сорс (общ емитер), което определя голямото им изходно съпротивление. В работно състояние е отпушен само един от транзисторите, което облекчава изискванията към размерите им. Предимство на СМОЅ схемата е възможността транзистора М2 да работи в линейната област, което повишава максималната стойност на напрежението на

изхода V<sub>OUT</sub>. Анализът на схемите може да се извърши както в предишния случай.



На Фиг. 7-5 и Фиг. 7-6 са показани практически схеми на двутактни изходни стъпала. За да се облекчи изчертаването и възприемането на схемата от Фиг. 7-6 са използвани опростени символни означения на МОЅ транзисторите, в които не са включени подложките им. Такива опростени означения се използват много често в научната и учебна литература. В този случай, ако изрично не е оказано друго, се приема, че подложките на п-МОЅ транзисторите са включени към най-отрицателния потенциал, а подложките на р-МОЅ транзисторите - към най-положителния.



Фиг. 7-5: Практическа схема на протовотактно стъпало с биполярни транзистори. **Фиг. 7-6:** Практическа схема на CMOS противотактно стъпало.

Схемите работят в клас AB или B в зависимост от стойностите на напреженията  $V_{GG4}$  и  $V_{GG5}$  ( $V_{BB4}$  и  $V_{BB5}$ ). Когато входното напрежение е положително, токът през M8 (Q8) нараства, а токът през M7 (Q7) намалява и ако схемата работи в клас B, M7 (Q7) се запушва. Увеличението на тока през M8 (Q8) се предава през токовото огледало към M1 (Q1). Когато  $V_{IN}$ 

намалява започва да работи долната половина на схемата и транзисторът M2 (Q2) става активен.

Честотните характеристики на разгледаните усилватели се определят от еквивалентното съпротивление и паралелния капацитет на изхода.

(7-17) 
$$f_{(-3dB)} = \frac{G_o + G_L}{2\pi(C_{out} + C_L)},$$

88

ла.

В случаите когато към стъпалото е включен външен товарен резистор, неговото съпротивление  $R_L = 1/G_L$  е много по-малко от изходното съпротивление  $R_0 = \frac{1}{G_0} = \frac{1}{g_{01} + g_{02}}$  на паралелно свързаните M1 и M2 (Q1 и Q2), а товарният капацитет  $C_L$  е много по-голям от паразитните капацитети  $C_{out}$  в изхода на схемата. Тогава изразът за честотната лента може да се опрости

(7-18) 
$$f_{(-3dB)} \approx \frac{l}{2\pi R_L C_L}$$
.

Когато изходното стъпало е елемент от вътрешната структура на интегрална схема, товарното съпротивление на следващото стъпало (особено при MOS схемите) е много голямо. Тогава уравнение (7-17) се модифицира

(7-19) 
$$f_{(-3dB)} = \frac{G_o}{2\pi (C_{out} + C_L)}$$

На Фиг.7-7 и Фиг.7-8 са показани. каскодни схеми на изходни стъпа-



Фиг. 7-7: Каскодно изходно стъпало с биполярни транзистори.

Фиг. 7-8: Каскодно изходно стъпало с СМОЅ транзистори.

При тях, в резултат от добавянето на допълнителните транзистори Q3 и Q4 (M3 и M4), се получава многократно нарастване на изходното

съпротивление (вж. Фиг. 2-4 и Фиг. 2-14), а от там и усилването по напрежение. Стъпалата са с диференциален вход, с ниско входно съпротивление ( $\approx 1/g_m$ ), което позволява включването и управлението им по ток от изходите на предходен диференциален усилвател. Чрез простите токови огледала Q6-Q2 и Q5-Q1 (M6-M2 и M5-M1) токовете I + i и I – i се прехвърлят в изхода на стъпалото с мащабен коефициент n. В резултат, за изходния ток на стъпалото се получава

(7-20) 
$$i_o = I_{C2} - I_{C1} = n(I + i) - n(I - i) = 2ni.$$

На фиг. 7-9 и Фиг. 7-10 са показани модифицирани каскодни схеми.



Фиг. 7-9: СМОЅ изходно стъпало с прегънат каскод и удвоено усилване. **Фиг. 7-10:** Изходно стъпало с прегънат каскод и удвоено усилване с БТ.

Реализирани са с прегънат каскод с динамичен товар и удвоено усилване. Стъпалата отново са с диференциален вход, което позволява управлението им директно от изходите на диференциален усилвател. На фигурите са показани посоките на токовете в схемата и са означени примерните стойности на постоянните и променливите им съставки. Токовете в изходите на диференциалния усилвател се изваждат от токовете 21, които текат през транзисторите М1 и М2 (Q1 и Q2). В резултат през транзистора М4 (Q4) тече ток I+i, а през лявото рамо М3, М5, М7 (Q3, Q5, Q7) - I-i. Понеже транзисторите M5÷M8 (Q5÷Q8) съставляват каскодно токово огледало, токът I-i тече и през транзисторите М6 и M8 (Q6 и Q8). В резултат, на изхода на схемата се получава удвоената променливотокова съставка 2i. Тя тече през изходното съпротивление на стъпалото  $R_0 = 1/G_0$ , което се получава от паралелно свързаните еквивалентни съпротивления на двата клона M2-M4 (Q2-Q4) и M6-M8 (Q6-Q8). Следователно, изходното напрежение  $V_{out}$  ще бъде

90

89

(7-21) 
$$V_{out} = \frac{2i}{G_o} = \frac{2i}{g_{o4-2} + g_{o6-8}}$$

Коефициентът на полезно действие на двутактните изходни стъпала достига до 75%. Техен недостатък е сравнително по-високия коефициент на нелинейни изкривявания от схемите, работещи в клас А.

# 7.2. ИЗХОДНИ СТЪПАЛА С НИСКО ИЗХОДНО СЪПРОТИВЛЕНИЕ

#### Изходни стъпала клас А с ниско изходно съпротивление

Характеризират се намалено изходно съпротивление и следователно възможност за работа при нискоомен товар. Най-простите реализации на такива схеми са сорсовия и емитерния повторители, показани на Фиг. 7-11 и Фиг. 7-12.



Фиг. 7-11: Сорсов повторител клас А.

Фиг. 7-12: Емитерен повторител клас А.

Тези повторители, освен с ниското си изходно съпротивление, се характеризират и с голям коефициент на усилване по ток. Недостатък на сорсовия повторител е зависимостта на праговото напрежение V<sub>T</sub> на транзистора M1 от напрежението в изхода на схемата. Дължи се на "ефекта на подложката" и е причина максималното изходно напрежение да бъде значително по ниско от V<sub>DD</sub> – V<sub>TO</sub>. Максималната стойност на напрежението в изхода на емитерния повторител се ограничава от вътрешните съпротивления на транзистора и от необходимостта да се осигурят много големи базови токове при нискоомен товар. И за двата типа повторители минималната стойност на изхода се определя от тока на динамичния товар. Обикновено за MOS схемата тази стойност е V<sub>SS</sub> + V<sub>eff2</sub>, а за биполярната - V<sub>EE</sub> + V<sub>CESAT2</sub> [4].

Коефициентът на предаване по напрежение на сорсовия повторител се определя с израза [5].

(7-22) 
$$A_{u} \approx \frac{g_{ml}}{g_{ml} + g_{mbl} + G_{L}} \approx 1$$

а изходното съпротивление -

(7-23) 
$$R_{o} \approx \frac{1}{g_{m1} + g_{mb1}} \approx \sqrt{\frac{1}{2k_{N}^{'}(W1/L1)J_{D1}}}$$
.

Съответно за емитерния повторител са в сила:

(7-24) 
$$A_u \approx \frac{g_{m1}}{g_{m1} + G_L} \approx 1$$

(7-25) 
$$R_o \approx \frac{1}{g_{m1}} \approx \frac{\phi_T}{I_{C1}}.$$

Недостатък на разглежданите стъпала, подобно на стъпалата от клас A с високо изходно съпротивление, са нееднаквите максимални изходни токове  $I_{OUT}^+$  и  $I_{OUT}^-$ . За MOS стъпалото токът  $I_{OUT}^+$  зависи от максимално възможното напрежение в гейта на M1, отношението на размерите W1/L1 и стойността на товарния резистор R<sub>L</sub>. При биполярната схема стойността на  $I_{OUT}^+$  се определя от максималния базов ток, който може да се осигури от драйвера, както и от стойностите на вътрешните съпротивления на интегралните транзистори. Токовете  $I_{OUT}^-$  и за двата случая са равни на тока в работната точка на схемата и се определят главно от параметрите на товарния транзистор M2 (Q2).

Друг недостатък на разглежданите схеми е ниския им коефициент на полезно действие (около 25%).

# Двутактни (противотактни) изходни стъпала с ниско изходно съпротивление

На Фиг. 7-13 и Фиг. 7-14 са показани двутактни изходни стъпала с комплементарни биполярни и MOS транзистори, работещи в клас В.

Понеже транзисторите са свързани по схема общ колектор (общ дрейн) изходните съпротивления на двете стъпала са малки. Максималният им коефициент на полезно действие е около 78%. Съществено предимство на схемите е, че те се характеризират с еднакви стойности на максималния и минималния изходни токове  $I_{OUT}^+$  и  $I_{OUT}^-$ . Максималната и минималната стойност на амплитудата на изходния сигнал се ограничават от нарастването на праговото напрежение V<sub>T</sub> при MOS схемата и от необходимостта

да се осигури достатъчно голяма стойност на базовия ток на биполярните транзистори.





Фиг. 7-13: Двутактно изходно стъпало с БТ с ниско изходно съпротивление.

**Фиг. 7-14:** Двутактно изходно стъпало с СМОЅ транзистори.

На Фиг. 7-15 и Фиг. 7-16 са показани практически реализации на противотактни изходни стъпала с ниско изходно съпротивление.



Фиг. 7-15: Практическа реализация на СМОЅ изходно стъпало.

**Фиг. 7-16:** Практическа реализация на изходно стъпало с БТ.

В тези схеми постояннотоковото отместване  $V_B$  е реализирано с транзисторите M4 и M5 (Q4 и Q5). В зависимост от тока през тях се определя режима на работа (клас В или клас AB) на стъпалото. Входният сигнал се подава на драйверно стъпало общ сорс (общ дрейн) с динамичен товар M6 (Q6). За съжаление и при тези схеми получаването на максимален размах на изходния сигнал е ограничено. Например, максималното изходно напрежение в схемата от Фиг. 7-15 е приблизително  $V_{GG} + |V_{TO6}| - V_{T2}$ , а минималното е  $V_{SS} + |V_{T1}|$ . При това  $V_{T2}$  и  $V_{T1}$  са значително по-големи от нормалните стойности на праговите напрежения поради "ефекта на подложката".

Друг начин за реализация на изходно стъпало с ниско изходно съпротивление е показан на Фиг. 7-17 и Фиг. 7-18. В тези схеми изходните комплементарни транзистори се управляват от емитерни (сорсови) повторители. С тяхна помощ се осигурява постояннотоковото отместване и се определя режима на работа клас В или клас AB.



**Фиг. 7-17:** Изходно стъпало с биполярни транзистори.

**Фиг. 7-18:** Изходно стъпало с СМОЅ транзистори.

Поради ниското изходно съпротивление на разгледаните стъпала, тяхната честотна лента ще се определя главно от входното им съпротивление и паразитен капацитет. Последното определя и изискването входните транзистори на тези усилватели да бъдат реализирани с възможно наймалките размери.

# 8. ОПЕРАЦИОННИ УСИЛВАТЕЛИ

Операционните усилватели са универсални функционални елементи, намиращи широко приложение в аналоговите и импулсни схеми и устройства.

В практиката като *стандартни операционни усилватели (OV)* се означават схеми с диференциален вход и несиметричен изход. Характеризират се с много висок коефициент на усилване по напрежение  $A_u$ , безкрайно голямо входно съпротивление  $R_i$  и много ниско изходно съпротивление  $R_o$ . Наричат се още *усилватели с обратна връзка по напрежение (VFA)*.

Напоследък, за реализацията на различни блокове за обработка на сигнали в големите интегрални схеми, се използват *операционни усилватели на проводимост (OTA)*. Дефинират се като източници на ток, управлявани от напрежение. По структура наподобяват стандартните операционни усилватели. Характеризират се с високо входно R<sub>i</sub> и изходно R<sub>o</sub> съпротивления и стръмност G<sub>m</sub>, променяща се в широки граници.

В редица случаи (напр. при обработката на сигнали от фотодиоди) се използват *операционни усилватели на ток (OCA)*. Те представляват управляеми източници на ток управлявани от ток. Характеризират се с ниско входно  $R_i$  и високо изходно  $R_o$  съпротивления и коефициент на усилване по ток  $A_i$ .

За реализацията на електронни схеми, чиято честотна лента слабо зависи от коефициента на усилване по напрежение, се използват *операционни усилватели с обратна връзка по ток (CFA)*. Положителният вход на тези усилватели е с високо входно съпротивление, а отрицателният - с ниско. Схемата се характеризира с ниско изходно съпротивление.

По-долу ще бъдат разгледани основните схемни решения на различните видове интегрални операционни усилватели.

# 8.1. ОУ НА ПРОВОДИМОСТ (ОТА)

Структурата на най-често използваните операционни усилватели на проводимост включва входен диференциален усилвател и изходно стъпало с високо изходно съпротивление. В литературата са описани три основни типа схеми от този клас [4], [8].

# Двустъпални ОТА.

На Фиг. 8-1 и Фиг. 8-2 са показани схемите на двустъпалните операционни усилватели на проводимост с CMOS и биполярни транзистори [4]. Състоят се от входен диференциален усилвател с несиметричен изход и удвоено усилване М1-М4, М7 (Q1-Q4, Q7) и изходно стъпало общ сорс (общ емитер) с динамичен товар M5-M6 (Q5-Q6). Постояннотоковият режим се установява със задаващия източник I и токовите огледала M8-M7 (Q8-Q7) и M8-M6 (Q8-Q6). Кондензаторът  $C_C$  е за честотна компенсация. Поради ефекта на Милер, неговата стойност се привежда към изхода на диференциалния усилвател умножена с коефициента на усилване по напрежение на второто стъпало и на практика определя честотната лента на схемата. Разгледаните конфигурации могат да се инвертират, т.е. стъпалата, реализирани с n-MOS (n-p-n) транзистори да се реализират с p-MOS (p-n-p) транзистори и обратно.

Основните параметри на двустъпалните операционни усилватели на проводимост могат да се получат на базата на резултатите от анализите на отделните стъпала, дадени в гл. 6 и гл. 7.

Въз основа на (4-15 ) и (6-7) за коефициента на усилване по напрежение  $\mathsf{A}_{\mathsf{u}}$  се получава

(8-1) 
$$A_{u} = A_{u1}A_{u2} \approx \left(-\frac{g_{m1}}{g_{o2} + g_{o4} + g_{i5}}\right) \left(-\frac{g_{m5}}{g_{o5} + g_{o6}}\right)$$

където  $A_{u1}$  и  $A_{u2}$  са коефициентите на усилване по напрежение на двете стъпала, а  $g_{i5}$  е входното съпротивление на второто стъпало.



94

От (8-1), след заместване и отчитане, че  $g_{i5}<<(g_{o2}+g_{o4}),$  за коефициента на усилване на СМОЅ усилвателя се получава

(8-2) 
$$A_{u} = \frac{\sqrt{2k_{N}'} \frac{W1}{L1} I_{D1}}{(\lambda_{2} + \lambda_{4}) I_{D1}} \frac{\sqrt{2k_{P}'} \frac{W5}{L5} I_{D5}}{(\lambda_{5} + \lambda_{6}) I_{D5}} \approx \frac{1}{2\lambda^{2}} \sqrt{\frac{k_{N}' k_{P}'}{I_{D1} I_{D5}}} \frac{W1}{L1} \frac{W5}{L5},$$

а за усилвателя с биполярни транзистори (при него  $g_{i5} >> \left(g_{o2} + g_{o4}\right)$ ) -

(8-3) 
$$A_{u} \approx \frac{g_{m1}g_{m5}r_{i5}}{g_{o5} + g_{o6}} = \frac{\beta_{5}/\phi_{T}}{(l/V_{AFN}) + (l/V_{AFP})} \left(\frac{I_{C1}}{I_{C5}}\right).$$

Стръмността (проходната проводимост) на усилвателите е

(8-4) 
$$G_{m} = \frac{A_{u}}{R_{o2}} = A_{u}(g_{o5} + g_{o6}),$$

където с R<sub>02</sub> е означено изходното съпротивление на второто стъпало.

От (8-4) за СМОЅ усилвателя се получава

(8-5) 
$$G_{m} = \frac{g_{m1}g_{m5}}{g_{o2} + g_{o4}} \approx \frac{1}{\lambda} \sqrt{k_{N}^{'}k_{P}^{'}} \frac{W1}{L1} \frac{W5}{L5} \frac{I_{D5}}{I_{D1}},$$

а на усилвателя с биполярни транзистори -

(8-6) 
$$G_{m} = g_{m1}g_{m5}r_{i5} = \beta \frac{I_{C1}}{\phi_{T}} = \beta \frac{I_{EE}}{2\phi_{T}}.$$

Обобщената формула за граничната честота f<sub>(-3dB)</sub> на усилвателите е

(8-7) 
$$f_{(-3dB)} = \frac{1}{2\pi R_e A_{u2} C_C},$$

където с  $\mathsf{R}_{\mathsf{e}}$ е означено еквивалентното съпротивление на входа на второто стъпало.

От (8-7) за граничните честоти  $f_{(-3dB)}$  и  $f_T$  при CMOS усилвателя се получава

(8-8) 
$$f_{(-3dB)} \approx \frac{(g_{o2} + g_{o4})(g_{o5} + g_{o6})}{2\pi g_{m5} C_C},$$

(8-9) 
$$f_{T} \approx A_{u}f_{(-3dB)} = \frac{A_{u1}A_{u2}}{2\pi R_{e}A_{u2}C_{c}} = \frac{g_{m1}}{2\pi C_{C}} = \frac{\sqrt{2k'_{N}(W1/L1)\cdot I_{D1}}}{2\pi C_{C}},$$

а за усилвателя с биполярни транзистори -

(8-10) 
$$f_{(-3dB)} \approx \frac{g_{i5}(g_{05} + g_{06})}{2\pi g_{m5} C_C}$$

(8-11) 
$$f_{T} \approx A_{u}f_{(-3dB)} \approx \frac{g_{m1}g_{m5}f_{i5}}{g_{05} + g_{06}} \frac{g_{i5}(g_{05} + g_{06})}{2\pi g_{m5}C_{C}} = \frac{g_{m1}}{2\pi C_{C}} = \frac{I_{C1}}{2\pi \phi_{T}C_{C}}$$

Скоростта на нарастване на изходния сигнал SR е

(8-12) 
$$SR = \frac{I}{C_C}$$

където с I е означен по-малкият от двата тока  $2I_{D1}$  и  $I_{D5}$  ( $2I_{C1}$ и  $I_{C5}$ ).

От получените уравнения може да се направи извода, че докато основните параметри на биполярните ОТА зависят само от избрания режим, параметрите на CMOS ОТА зависят и от геометрията (размерите на канала) на транзисторите.

Като пример ще бъдат определени основните параметри на двустъпален CMOS OTA с размери на транзисторите: W1/L1 = W2/L2 = 4, W3/L3 = W4/L4 = 0.45, W5/L5 = 4.5, W6/L6 = 1, W7/L7 = 0.2 и W8/L8 = 1. Токът на източника е I = 50µA, кондензаторът за честотна корекция C<sub>C</sub> = 5 pF, а параметрите на CMOS транзисторите са - V<sub>TNO</sub> = 0.8 V, V<sub>TPO</sub> = -0.8 V, k<sub>N</sub>' = 100 µA/V<sup>2</sup>, k'<sub>P</sub>=40 µA/V<sup>2</sup>,  $\lambda_N$ =0.01 V<sup>-1</sup>,  $\lambda_P$ =0.03 V<sup>-1</sup>.

Най напред се определят токовете и ефективните напрежения за всеки транзистор. След прилагане на правилото (2-33) за определяне на токовете в простото токово огледало и условието за баланс на диференциалния усилвател се получава:  $I_{D8} = I = 50 \ \mu\text{A}$ ,  $I_{D7} = (W7/L7) I_{D8} / (W8/L8) = 10 \ \mu\text{A}$ ,  $I_{D1} = I_{D2} = I_{D3} = I_{D4} = 5 \ \mu\text{A}$ ,  $I_{D6} = I_{D5} = (W6/L6) I_{D8} / (W8/L8) = 50 \ \mu\text{A}$ .

От (1-35) се определят стойностите на ефективните напрежения: V<sub>eff8</sub> = V<sub>eff7</sub> = V<sub>eff6</sub> = 1V, V<sub>eff1</sub> = V<sub>eff2</sub> = 0.158 V,  $|V_{eff3}| = |V_{eff4}| = |V_{eff5}| = = 0.745$ V. Понеже всяко от тези напрежения е по-голямо от 0.1 V, транзисторите работят в режим на силна инверсия.

След това, чрез (1-43) се определят стръмностите на двете стъпала -  $g_{m1} = 63.24 \ \mu A/V$  и  $g_{m5} = 134.165 \ \mu A/V$ .

От (1-45) за изходните съпротивления се получава  $R_{01} = 5 \text{ M}\Omega$  и  $R_{05} = 0.5 \text{ M}\Omega$ .

За коефициентите на усилване по напрежение се получава:  $A_{u1}$ = 316  $\approx$ 50 dB (ф-ла (6-23)),  $A_{u2}$ = 65  $\approx$  36.5 dB (ф-ла (4-15)),  $A_{u}$ = 20540  $\approx$  86.5 dB. Стръмността на усилвателя е G<sub>m</sub>=42.35 mA/V (ф-ла (8-5)).

Честотната лента е  $f_{(-3dB)} \approx 100$  Hz (ф-ла (8-8)), а транзитната честота -  $f_T \approx 2$  MHz (ф-ла (8-9)).

От (8-10), за минималната скорост на нарастване на изходния сигнал се получава  $SR\approx 2~V/\mu S.$ 

С помощта на посочените формули може да се извърши началното (ориентировъчно) проектиране на разгледаните схеми. Следващата стъпка е, с помощта на симулатор (напр. Pspice [19, 34]), да се извършат анализи и да се получат резултати, които да позволят на проектанта да оцени всички ефекти, неотчетени в използваните опростени модели от първи ред, както и зависимостта на параметрите на операционните усилватели от вариациите на процеса. Тази стъпка е изключително важна, понеже тя дава на проектанта възможност за осмисляне на работата на схемата и с помощта на компютъра, в интерактивен режим, да намери оптималното проектно решение.

Основен недостатък на разгледаната двустъпална архитектура е наличието на два възела с висок импеданс, които се намират в изходите на всяко от стъпалата. За да се осигури стабилността на схемата се налага използването на кондензатора  $C_C$  [8], с чиято помощ полюсът в изхода на диференциалния усилвател става доминантен, а полюсът в изхода на усилвателя се измества извън лентата на единично усилване. Но ако в изхода на усилвателя се включи голям капацитивен товар, полюсът в изхода ще се върне към началната си стойност и ще предизвика влошаване на запаса по фаза. За избягване на посочения недостатък може да се използва схемата на каскодния операционен усилвател на проводимост.

#### Каскодни ОТА

На Фиг. 8-3 и Фиг. 8-4 са показани схемите на каскодните биполярен и СМОЅ операционни усилватели на проводимост [4]. Структурата им включва диференциален усилвател и изходен каскод, изпълнен по схемата от Фиг. 7-7 (Фиг. 7-8). Характерно за този клас усилватели е наличието в тях само на една точка с висок импеданс - изхода на схемата. При показаното свързване, високият импеданс в изхода на диференциалния усилвател е шунтиран от ниското входно съпротивление ( $1/g_m$ ) на транзисторите Q3 и Q4 (M3 и M4). Това води до увеличаване на полюсната честота в тази точка. Полюсът е висок и поради ниската стойност на входния капацитет на изходното стъпало. По този начин честотната компенсация се осигурява от товарния капацитет в изхода на ОТА.

За изходният ток на усилвателите е в сила израза

(8-13) 
$$i_0 = I_8 - I_9 = nI_4 - nI_{10} = n(I_4 - I_3) = n(I_1 - I_2) = 2ni = ng_{m1}u_i,$$

където с  $I_j$  са означени токовете през съответните транзистори, n е мащабния коефициент на токовите огледала Q4-Q6 и Q10-Q7 (M4-M6 и M10-M7), а  $g_{m1}$  е стръмността на входните транзистори.









Стръмността (проходната проводимост) на схемите е

(8-14)  $G_m = ng_{m1}$ .

Изходното съпротивление  $R_0$  на двете схеми се определя като еквивалентно съпротивление на двете паралелно включени рамена Q8-Q6 (M8-M6) и Q9-Q7 (M9-M7)

(8-15) 
$$\mathsf{R}_{\mathsf{o}} = \frac{1}{\mathsf{g}_{\mathsf{o}8-6} + \mathsf{g}_{\mathsf{o}9-7}},$$

където изходната проводимост ( $g_{08-6}$  и  $g_{09-7}$ ) на всяко от двете рамена може да се определят с помощта на формули (2-10) и (2-30).

Честотната лента на усилвателя се определя от товарния капацитет С

(8-16) 
$$f_{(-3dB)} = \frac{1}{2\pi R_o C_L}$$

Скоростта на нарастване на изходния сигнал зависи от стойността на изходния ток I, при работа на усилвателя в ключов режим, и големината на товарния капацитет

$$(8-17) \qquad SR = \frac{I}{C_L}.$$

# ОТА с прегънат каскод

На Фиг. 8-5 и Фиг. 8-6 са показани схемите на биполярен и СМОЅ операционни усилватели на проводимост с прегънат каскод [4]. Състоят се от диференциален усилвател и изходно стъпало с модифицирана каскодна схема (Фиг. 7-9, Фиг. 7-10). Характеризират с възможност за получаване на широк обхват на входните синфазни напрежения.



Стръмността (проходната проводимост) G<sub>m</sub> на усилвателите е равна на стръмността на диференциалния усилвател gm1.

Изходното съпротивление R<sub>о</sub> на двете схеми се определя като еквивалентното съпротивление на двете паралелно включени рамена - Q8-Q10 (М8-М10) и О4-О6-О2 (М4-М6-М2). Те могат да се определят с помощта на (2-10) и (2-30). След заместване и опростяване на получените изрази за съпротивленията се получават приблизителните формули [8]:

(8-18) 
$$g_{08-10} = \frac{g_{08}g_{010}}{g_{m8}},$$

(8-19) 
$$g_{04-6-2} = \frac{g_{04}(g_{06} + g_{02})}{g_{m4} + g_{mb4}},$$

(8-20) 
$$\mathsf{R}_{\mathsf{o}} = \frac{1}{\mathsf{g}_{\mathsf{o}8-10} + \mathsf{g}_{\mathsf{o}4-6-2}}.$$

Коефициентът на усилване по напрежение е

(8-21) 
$$A_u = G_m R_o = \frac{g_{m1}}{g_{o8-10} + g_{o4-6-2}}$$

И при този клас схеми единствената точка с високо съпротивление е изхода. Следователно и тук честотната лента се определя от големината на капацитивния товар С<sub>1</sub>, т.е.

(8-22) 
$$f_{(-3dB)} \approx \frac{g_{08-10} + g_{04-6-2}}{2\pi C_L},$$

(8-23) 
$$f_{T} = \frac{g_{m1}}{2\pi C_{L}}.$$

# СМОЅ ОТА с понижено захранващо напрежение

Напоследък широко приложение в свръхголемите интегрални схеми (VLSI) намират схемите, работещи при понижени захранващи напрежения (около 3 V). Такава е схемата на операционния усилвател на проводимост (ОТА), показана на Фиг. 8-11 [10].

Входът на схемата е изграден от две диференциални двойки (n-MOS транзистори Mn и p-MOS транзистори Mp). Съвместното им действие беше описано в т. 6. Двойката транзистори Mn работи при синфазни входни напрежения  $V_{CM}$  в диапазона от  $V_{SS} + V_{DS4} + V_{GSn}$  до  $V_{DD}$ , а двойката Mp - от V<sub>SS</sub> до V<sub>DD</sub> - V<sub>SD3</sub> - V<sub>SGp</sub>. В представените изрази с V<sub>SS</sub> и V<sub>DD</sub> са означени захранващите напрежения, с V<sub>DS4</sub> - напрежението между изводите на дрейна и сорса на транзистора M4, с V<sub>GSn</sub> - напрежението между гейта и сорса на входните n-MOS транзистори, с V<sub>SD3</sub> - напрежението между сорса и дрейна на транзистора M3 и с V<sub>SGp</sub> - напрежението между сорса и гейта на входните p-MOS транзистори. В резултат от припокриването на двете области схемата е работоспособна в целия диапазон на захранващите напрежения - от V<sub>SS</sub> до V<sub>DD</sub>.



Фиг. 8-11: CMOS ОТА с понижено захранващо напрежение.

Дрейновите токове на четирите входни транзистора се обединяват от прегънатия каскод M5 - M12, при което на изхода му се появява сумата от променливотоковите им съставки. За установяване на постояннотоковия режим се използва веригата M1 - IR -M2. Токовото огледало M2 - M4 осигурява тока в сорса на n-MOS транзисторната двойка, а M1 - M3 - на p-MOS.

По-долу ще бъде направен подробен анализ на схемата и ще бъде представена процедура за нейното начално оразмеряване [25].

Анализ на схемата на CMOS OTA

- основни постояннотокови зависимости

Приема се, че всички транзистори работят в областта на насищане на изходните си характеристики, в режим на силна инверсия, т. е.

$$(8-24) \qquad 0.1 \,\mathsf{V} < \left|\mathsf{Veff}\right| = \left|\mathsf{V}_{\mathsf{GS}} - \mathsf{V}_{\mathsf{T}}\right| \le \left|\mathsf{V}_{\mathsf{DS}}\right| \ .$$

По този начин се осигурява максимално усилване на входния сигнал. Тогава за дрейновите токове в схемата е в сила израза

(8-25) 
$$I_{\rm D} = \frac{{\rm k}'}{2} \frac{{\rm W}}{{\rm L}} ({\rm V}_{\rm GS} - {\rm V}_{\rm T})^2 (1 + \lambda {\rm V}_{\rm DS})$$

където факторът на стръмността k', модифицираното прагово напрежение  $V_T$  и коефициентът на модулация на дължината на канала  $\lambda$  са технологичните параметри, описани в гл. 1. Широчината W и дължината L на канала са конструктивните параметри, определяни от проектанта.

В горните формули с  $V_T$  са означени модифицираните стойности на праговите напрежения на MOS транзисторите при стойности на напреженията между сорса и подложката  $V_{SB}$  различни от нула. В случая те ще бъдат изчислявани по опростените формули:

(8-26) 
$$V_{Tn} = V_{TOn} + \frac{1}{2}\sqrt{V_{SB}}$$
 (при n-MOS транзисторите) и  
(8-27)  $V_{Tp} = V_{TOp} - \frac{1}{2}\sqrt{V_{BS}}$  (при p-MOS транзисторите).

По-долу са изведени изрази за стойностите на захранващите напрежения  $V_{DD}$ и  $V_{SS}$  и потенциалите във възлите на схемата, при условие че те са с противоположни стойности ( $V_{DD}$ = -  $V_{SS}$ ) и двата входа на усилвателя са свързани към земя (т. е. синфазното напрежение  $V_{CM}$  = 0 V). Представените резултати лесно могат да бъдат трансформирани за  $V_{DD} \neq -V_{SS}$ и синфазно напрежение  $V_{CM}$  = ( $V_{DD}$  +  $V_{SS}$ )/2.

При горните условия ( $V_{DD}$  = -  $V_{SS}$  и  $V_{CM}$  = 0 V), за стойностите на захранващите напрежения  $V_{DD}$  и  $V_{SS}$  се получава:

- $(8\text{-}28) \hspace{1.5cm} V_{SS} \leq -(V_{DS4} + V_{Tn} + V_{effn});$
- $(8\text{-}29) \hspace{1.5cm} V_{DD} \geq -(V_{DS3} + V_{Tp} + V_{effp}),$

а за потенциалите във възлите 1, 2, 3 и 4 се определя:

 $(8-30) V_1 = V_{SS} + V_{DS4} = -V_{effn} - V_{Tn};$ 

(8-31) 
$$V_2 = V_{DD} - |V_{DS3}| = -V_{effp} - V_{Tp};$$

(8-32) 
$$V_3 = V_{DD} - |V_{eff3}| - |V_{TOp}|;$$

(8-33) 
$$V_4 = V_{SS} + V_{eff4} + V_{TOn}$$
.

Като се вземе пред вид симетрията в схемата, т. е.  $V_5$  =  $V_6,\ V_7$  =  $V_8$  и  $V_9$  =  $V_{10}$ , се получава:

(8-34) 
$$V_5 = V_6 = V_{DD} - |V_{DS5}|;$$

(8-35) 
$$V_{C1} = V_{DD} - |V_{eff5}| - |V_{TOP}|;$$

(8-36) 
$$V_{C2} = V_5 - |V_{Tp7}| - |V_{eff7}|.$$

От условието, че  $V_{DD} = -V_{SS}$ , следва

(8-37) 
$$V_9 = V_{10} = \frac{V_{DD} + V_{SS}}{2} = 0.$$

Въз основа на (8-37) и от условието (8-24), приложено за транзисторите M11 и M12, за  $V_7$ ,  $V_8$  и  $V_{C3}$  се определя:

 $(8\text{-}38) \hspace{1cm} V_7 \geq -V_{\text{TON}}\,; \hspace{1cm} V_8 \geq -V_{\text{TON}}\,;$ 

(8-39) 
$$V_{C3} = V_7 + V_{TN9} + Veff_9$$
.

На фигурата са показани токовете в схемата при подадени  $V_{CM}\approx \left(V_{DD}+V_{SS}\right)/2$  и входен променлив сигнал  $V_{in}\neq 0$ .

В случай че  $V_{CM}$  е близко до  $V_{DD},$  токовете през транзисторите на р-MOS диференциалната двойка са нула, а в зависимост от полярността на диференциалния сигнал токовете през транзисторите на n-MOS двойката се променят противофазно между 0 и 2ln, като сумата им остава постоянна, равна на 2ln.

В случай че  $V_{CM}$  е близко до  $V_{SS}$ , токовете през транзисторите на n-MOS диференциалната двойка са нула, а в зависимост от диференциалния сигнал, токовете през транзисторите на p-MOS двойката се променят противофазно между 0 и 2lp, като сумата им остава постоянна, равна на 2lp.

#### основни променливотокови зависимости в схемата

Съгласно анализите в т. 6, за стръмността  $G_{mmax}$  на усилвателя при подаване на малък входен сигнал  $V_{in}$  и  $V_{CM}$ =0 V, се получава

(8-40) 
$$G_{mmax} = \frac{i_o}{u_i} = \frac{4i}{u_i} = g_{mn} + g_{mp}$$

В горната формула с  $i_o$  е означен изходният ток на усилвателя, а с  $g_{mn}$  и  $g_{mp}$ - стръмностите на всяка от двете входни диференциални двойки. В случая, когато входният синфазен сигнал е близо до захранващото нап-

режение  $V_{DD}$ , ще работи само n-MOS двойката, а когато  $V_{CM}$  е близо до  $V_{SS}$  - p-MOS двойката.

Осигуряването на еднакво усилване на сигнала и в двата края на диапазона на входните синфазните сигнали изисква стръмностите  $g_{mn}$  и  $g_{mp}$ да бъдат равни, т. е.  $g_{mn} = g_{mp}$ . Така, ако синфазният входен сигнал е близо до едно от захранващите напрежения,  $G_m$  ще се дължи само на една от двете диференциални двойки и стойността му ще се определя и съгласно (1-43)

(8-41) 
$$G_{m} = \frac{G_{m \max}}{2} = g_{mn} \approx \frac{2I_{n}}{V_{effn}}$$
 или

(8-42) 
$$G_{m} = \frac{G_{mmax}}{2} = g_{mp} \approx \frac{2I_{p}}{\left|V_{effp}\right|}.$$

Коефициентът на усилване по напрежение А<sub>и</sub> е равен на

$$(8-43) \qquad A_{u} = G_{m}R_{o}$$

където R<sub>0</sub> е стойността на изходното съпротивление на усилвателя.

Понеже единствената точка с голямо вътрешно съпротивление в схемата е изходът на усилвателя, то честотната му лента ще се определя от изходното съпротивление  $R_0$  и товарния капацитет  $C_1$ :

(8-44) 
$$f_{(-3dB)} \approx \frac{l}{2\pi R_o C_L}$$
.

Честотата на единично усилване ще бъде

(8-45) 
$$\mathbf{f}_{\mathsf{T}} \approx \mathbf{A}_{\mathsf{u}} \mathbf{f}_{(-3\mathsf{d}\mathsf{B})} = \frac{\mathbf{A}_{\mathsf{u}}}{2\pi \mathbf{R}_{\mathsf{o}} \mathbf{C}_{\mathsf{L}}} = \frac{\mathbf{G}_{\mathsf{m}}}{2\pi \mathbf{C}_{\mathsf{L}}}.$$

Процедура за проектиране

Проектирането на операционния усилвател на проводимост се извършва на няколко етапа. Най-напред, въз основа на техническите изисквания и представените по-горе формули, се определят начални (ориентировъчни) стойности на потенциалите в отделните възли на схемата. Търсените напрежения трябва да гарантират работата на транзисторите в режим на силна инверсия и в областта на насищане на изходните характеристики, както и да осигурят изискванията за минимални захранващи напрежения и консумирана мощност. По-нататък, въз основа на зададената честота на единично усилване, се определят токовете в схемата. От тях, с помощта на формула (8-25), се определят размерите на транзисторите. При необходимост, изчислените стойности се доуточняват с последователни симулации.

По-долу е представена процедура за проектиране на нисковолтов CMOS OTA с максимален размах на входния сигнал при зададени честота на единично усилване  $f_T$  и товарен капацитет  $C_L$ . Всяка стъпка на процедурата е онагледена с примерното изчисление на конкретен усилвател с  $f_T > 1$  MHz и товарен капацитет  $C_L = 10$  pF. При изчисленията е използван модел на интегрални CMOS транзистори с основни параметри: V<sub>TOP</sub>=-0.7613 V;  $k'_P=18.019 \,\mu A/V^2$ ; V<sub>TON</sub>=0.8819 V;  $k'_N=50.81 \mu A/V^2$ .

 $v_{TOP} = -0.7613 v$ ;  $k_P = 18.019 \,\mu A/v$ ;  $v_{TON} = 0.8819 v$ ;  $k_N = 50.81 \,\mu A/v$ . Стойностите на коефициентите на модулация на дължината на канала  $\lambda_N$  и  $\lambda_P$  на този начален етап са приети равни на нула.

- определяне на стойностите на захранващите напрежения и потенциалите във възлите на схемата

Използват се изразите получени при анализа на схемата. Първоначално, за да се гарантира изпълнението на условието за работа в режим на силна инверсия, в областта на насищане на изходните характеристики, се предполага, че стойностите  $V_{eff}$  и  $V_{DS}$  на всички транзистори са равни на:  $|V_{GS} - V_T| = |V_{eff}| \approx 0.2V$  и  $|V_{DS}| \approx 0.25 V$ . В процеса на изчисления, тези ориентировъчни стойности могат да се намалят или увеличат. Но, във всички случаи, е задължително да се изпълнява условието (8-24).

 При V<sub>effn</sub>=0.2 V и V<sub>SBN</sub> = V<sub>DS4</sub> = 0.25 V ≥ V<sub>eff4</sub>, от (8-26), (8-28) и (8-30) се получава: V<sub>Tn</sub> ≈ 1.132 V, V<sub>1</sub> = -1.332 V и V<sub>SS</sub> < -1.582 V. При V<sub>effp</sub>= -0.2 V и V<sub>SBP</sub> = V<sub>DS3</sub> = -0.25V ≤ V<sub>eff3</sub>, от (8-27), (8-29) и (8-31) се изчислява: V<sub>Tn</sub> ≈ -1.011 V, V<sub>2</sub> = 1.211 V и V<sub>DD</sub> > 1.461 V.

Въз основа на горните изчисления, захранващите напрежения се избират:  $V_{DD}=1.5 V$  и  $V_{SS}=-1.5 V$ . Това ще доведе до промяна в предварително избраните стойности на ефективните напрежения. Окончателно се определя:  $V_{effp}=0.118 V$  и  $V_{effp}=-0.239 V$ ,  $V_1=-1.25 V$ ,  $V_2=1.25 V$ .

- 2. От (8-32) при V<sub>eff3</sub>= -0.2 V се получава V<sub>3</sub>=0.54 V.
  - От (8-33) при  $V_{eff4}=0.2V$  се изчислява  $V_4=-0.42V$ .
- 3. От (8-34) при  $V_{DS5} = -0.25$  V се определя  $V_5 = V_6 = 1.25$  V.
- От (8-35) при V<sub>eff5</sub>= -0.2 V се получава V<sub>CI</sub>=0.54 V, т. е. гейтовете на М5 и М6 могат да се свържат към гейтовете на М1 и М3.
- 5. От (8-36) при V<sub>eff7</sub> = -0.2 V се изчислява V<sub>C2</sub> ≈ 0.04 V. Избира се  $V_{C2}$ =0.00 V и тогава окончателно  $V_{eff7}$  = -0.239 V.
- 6. От (8-38) следва, че  $V_7 = V_8 > -0.8819$  V. Избира се  $V_7 = V_8 = -0.75$  V.

7. От (8-39) при  $V_{eff9} = 0.2$  V и  $V_{SB9} = V_{DS7} = 0.75$  V, се получава  $V_{C3} = 0.765$  V.

Избира се  $V_{C3}=0.75 V$  и тогава  $V_{eff9}=0.186 V$ , а  $V_{eff11}=0.618V$ .

- определяне на токовете ln, lp, IR u lc

За определяне на токовете ln и lp се използват формулите (8-45), (8-41) и (8-42). За случая  $V_{CM} \approx V_{DD}$ , когато работи само n-MOS двойката, след заместване в (8-45) и (8-41) с  $f_T = 1$  MHz,  $C_L = 10$  pF и  $V_{effn} = 0.118$  V, се получава ln = 3.71 µA. По същия начин, когато работи само p-MOS двойката ( $V_{CM} \approx V_{SS}$ ), при  $f_T = 1$  MHz,  $C_L = 10$  pF и  $V_{effp} = -0.239$  V, от (8-45) и (8-42) се определя lp = 7,5 µA. За да се гарантира желаната стойност на  $f_T$  в целия обхват, се избират *In=5 µA и Ip=10 µA*. За да се осигури стабилната работа на транзисторите M7 - M8 в усилвателен режим, токът lC на прегънатия каскод (M5 - M12) трябва да бъде по-голям от 2ln - избира се *Ic=15 µA*. Токът lR се определя от съображенията за минимална консумация на схемата и предавателни отношения на простите токови огледала близки до 1. В случая е избрано *IR =10 µA*.

- определяне на размерите W и L на транзисторите в схемата

С помощта на формула (8-25), въз основа на максимално възможните стойности на токовете през транзисторите и уточнените по-горе абсолютни стойности на ефективните напрежения  $V_{eff}$ , за отношенията на размерите на отделните транзистори се получават резултатите от Табл. 8-1.

Таблица 8-1

|        | I <sub>DMAX</sub> | Veff    | W/L   |          | I <sub>DMAX</sub> | Veff    | W/L   |
|--------|-------------------|---------|-------|----------|-------------------|---------|-------|
| Мр     | 20 μΑ             | 0.239 V | ≈39   | Mn       | 10 µA             | 0.118 V | ≈28.2 |
| M1     | 10 µA             | 0.2 V   | ≈27.7 | M2       | 10 µA             | 0.2 V   | ≈9.8  |
| M3     | 20 μΑ             | 0.2 V   | ≈55.5 | M4       | 10 µA             | 0.2 V   | ≈9.8  |
| M5, M6 | 15 μΑ             | 0.2 V   | ≈41.6 | M9, M10  | 15 μΑ             | 0.186 V | ≈17.2 |
| M7, M8 | 15 μΑ             | 0.239 V | ≈29.2 | M11, M12 | 35 μΑ             | 0.618 V | ≈3.6  |

Резултати от симулацията на схемата

В Табл. 8-2 са обобщени резултатите от симулацията с PSpice на проектирания операционен усилвател на проводимост.

| Параметър                                           | Условия                                                  | Резултати                    |
|-----------------------------------------------------|----------------------------------------------------------|------------------------------|
| Коефициент на усилване - A <sub>u</sub> , dB        | $V_{CM}$ = -1.5 V<br>$V_{CM}$ = 0 V<br>$V_{CM}$ = +1.5 V | >77<br>>82<br>>78            |
| Честота на единично усилване - f <sub>T</sub> , MHz | $V_{CM}$ = -1.5 V<br>$V_{CM}$ = 0 V<br>$V_{CM}$ = +1.5 V | >1.85<br>>3.2<br>>1.6        |
| Запас по фаза - PM, deg                             | $V_{CM}$ = -1.5 V<br>$V_{CM}$ = 0 V<br>$V_{CM}$ = +1.5 V | >79<br>>70<br>>79            |
| Обхват на линейност на изходното напрежение - V     | $Vin=(-1.5 \div +1.5) V$                                 | -1.1++1.3                    |
| Нелинейни изкривявания - THD, при f=10kHz           | Vin= 0.5 V<br>Vin= 1.0 V<br>Vin= 1.5 V                   | 0.003 %<br>0.145 %<br>3.21 % |
| Консумирана мощност - Р, µW                         | $V_{CM} = 0 V$                                           | 175                          |

Таблина 8-2

# 8.2. СТАНДАРТНИ ОПЕРАЦИОННИ УСИЛВАТЕЛИ (VFA)

При този клас операционни усилватели изходното стъпало е с ниско изходно съпротивление - от типа на стъпалата описани в т. 7.2. На Фиг. 8-7 и Фиг. 8-8 е показана реализацията с биполярни и CMOS транзистори на една от най-често използваните структури.

Структурата на представените схеми може да се разглежда като двустъпален ОТА, подобен на тези от Фиг. 8-1 и Фиг. 8-2, и допълнително противотактно изходно стъпало с отрицателна обратна връзка и изградено с транзисторите Q8-Q9 (М8-М9). Следователно, основните формули за параметрите и характеристиките на двете схеми съвпадат с формулите използвани при анализа на съставящите ги стъпала в т. 7.2 и т. 8.1.

Различни схемни решения на този клас усилватели са разгледани и анализирани подробно в [5, 15, 16, 22, 23 и др.].



# 8.3. ОПЕРАЦИОННИ УСИЛВАТЕЛИ НА ТОК (ОСА)

На Фиг. 8-9 и Фиг. 8-10 са показани схемите на операционните усилватели на ток с CMOS и биполярни транзистори [8].

Принципът на действие на двете схеми е един и същ. Съдържат по два задаващи клона - I-Q2 (I-M2) и I-Q4 (I-M4). Чрез токовите огледала Q2-Q1 (M2-M1) и Q4-Q3 (M4-M3) токът от задаващите клонове се прехвърля умножен k -пъти във входната верига Q5-Q1-Q3-Q7 (M5-M1-M3-M7), а от там,чрез огледалата M5-M6 (Q5-Q6) и M7-M8 (Q7-Q8), се подава усилен М-пъти на изхода.

На входа на схемата (транзистори Q1 и Q3 (M1 и M3)) се подава входния ток  $i_{in}$ . Ако посоката му съвпада с означената на схемите, през транзисторите Q3 и Q7 (M3 и M7) ще тече ток kl –  $i_{in}$ , а през Q1 и Q5 (M3 и M5) - съответно kl +  $i_{in}$ . Чрез токовите огледала Q5-Q6 (M5-M6) и Q7-Q8 (M7-M8), тези токове се прехвърлят в изходната верига Q6-Q8 (M6-M8)

108

умножени М-пъти. Тогава изходният ток ще бъде равен на разликата между тока през Q6 (M6) и Q8 (M8) и е

(8-46)  $i_o = Mi_i$ .

Обикновенок е между 1 и 10, а М - между 5 и 10 [8].



Изходното  $\mathsf{R}_{\mathsf{o}}$  и проходното  $\mathsf{A}_\mathsf{R}$  съпротивления на схемата са съответно:

(8-47) 
$$\mathsf{R}_{\mathsf{o}} = \frac{1}{\mathsf{g}_{\mathsf{o}6} + \mathsf{g}_{\mathsf{o}8}} \approx \frac{1}{(\lambda_6 + \lambda_8)\mathsf{k}\mathsf{M}\mathsf{I}},$$
  
(8-48) 
$$\mathsf{A}_{\mathsf{R}} = \frac{\mathsf{V}_{\mathsf{out}}}{\mathsf{i}_{\mathsf{i}}} = \frac{\mathsf{i}_{\mathsf{o}}\mathsf{R}_{\mathsf{o}}}{\mathsf{i}_{\mathsf{i}}} = \frac{1}{(\lambda_6 + \lambda_8)\mathsf{k}\mathsf{I}}.$$

Входното съпротивление на операционния усилвател на ток и честотната му лента се определят с формулите:

(8-49) 
$$R_i = \frac{1}{2g_{m1}} = \frac{1}{2g_{m3}},$$
  
(8-50)  $f_{(-3dB)} = \frac{g_{06} + g_{08}}{2\pi C_L}.$ 

# 8.4. ОПЕРАЦИОННИ УСИЛВАТЕЛИ С ОТРИЦАТЕЛНА ОБРАТНА ВРЪЗКА ПО ТОК (СГА)

Съществен недостатък на стандартните (VFA) операционни усилватели е зависимостта на честотната им лента от стойността на избрания, чрез външни елементи, коефициент на усилване по напрежение [2]. Друг недостатък е, че за осигуряване на висока скорост на нарастване на изходния сигнал, е необходимо да се зададат големи стойности на генератора на ток на входния диференциален усилвател [11]. Например, най-широко разпространения операционен усилвател µA 741 има коефициент на усилване по напрежение при ниски честоти  $A_0 \approx 200000$ , полюс в честотната характеристика  $f_{(-3dB)} \approx 5$  Hz, честота  $f_T = A_0 f_{(-3dB)} \approx 1$  MHz, ток на генератора на входното диференциално стъпало I = 20 µA и кондензатор за честотна корекция  $C_C = 30$  pF. В резултат, честотната лента на усилвателя при усилване  $A_U = 100$  е  $f \approx 10$  kHz, а при усилване  $A_U = 10 - f \approx 100$ kHz. Скоростта на нарастване на изходния сигнал SR = I/C<sub>C</sub> = 0.67 V/µs.

За избягване на посочените недостатъци в практиката се използват операционни усилватели с отрицателна обратна връзка по ток (CFA) [1,2, 11]. Схемата на усилвател от този тип е показана на фиг. 8-11 [2].



Фиг. 8-11: Принципна схема на ОУ с отрицателна обратна връзка по ток.

Входното стъпало (Q1-Q4) е реализирано с широколентовия буфер с усилване единица [26, 32]. Токът ln = l1 - l2 е пропорционален на напрежението на входа V<sup>+</sup>. С помощта на токовите огледала на Wilson (Q5-Q7 и Q8-Q10), този ток се трансформира в lC и формира в т.А напрежение, пропорционално на входното. С помощта на буфера Q11-Q16, това напрежение се предава на изхода на усилвателя.

Поради малката стойност на капацитета на кондензатора С и понеже коефициентът на усилване по напрежение на изходния буфер е единица, получаваната честотната лента е много по-широка от тази при стандартните операционни усилватели. Схемата се характеризира и с повишената скорост на нарастване на изходния сигнал, при сравнително ниска консумация и понижено захранващо напрежение.

На Фиг. 8-12 е показано стандартното свързване на операционен усилвател с отрицателна обратна връзка по ток (CFA) като неинвертиращ усилвател.



Коефициентът на усилване в тази схема се дава с известната формула (1+R2/R1), а широчината на честотната лента е обратно пропорционална на стойността на резистора R2 и не зависи от R1 [1, 2]. Това дава възможност за реализация на усилватели с една и съща честотна лента, при различни стойности на коефициента на усилване.

# 9. РАБОТА НА MOS ТРАНЗИСТОРИТЕ В РЕЖИМ НА СЛАБА ИНВЕРСИЯ (ПОДПРАГОВА ОБЛАСТ)

Ефективен начин за намаляване на захранващите напрежения и консумацията на съвременните аналогови свръхголеми интегрални схеми е използването на транзистори, работещи в подпраговата област.

Подпраговата област *(subthreshold region)* на MOS транзисторите се намира в началния участък от предавателната характеристика, където напрежението между гейта и сорса е по-малко или близко до праговото. На Фиг. 9-1 е показана ориентировъчната граница между двете работни области - на силна инверсия *(strong inversion)* и на слаба инверсия *(weak inversion)*.



**Фиг. 9-1:** Проходна характеристика на MOS транзистор с означение на областите на силна и слаба инверсия.

Работата на MOS транзисторите в подпраговата област се описва с аналитичния модел [4, 6, 9]

(9-1) 
$$I_{D} = SI_{DO}[1 - \exp(-\frac{V_{DS}}{\phi_{T}})] \exp \frac{V_{GS} - V_{T}}{n\phi_{T}} \exp \frac{(n-1)V_{BS}}{n\phi_{T}}$$

където  $V_{GS}$ ,  $V_{BS}$  и  $V_{DS}$  са напреженията между гейта и сорса, подложката и сорса, и дрейна и сорса; токът  $I_{DO}$  и факторът на наклона n са свързани с технологичния процес; S = W/L е отношението между геометричните размери (широчина W и дължина L) на канала на транзистора;  $V_T$  е праговото напрежение;  $\phi_T$  е топлинния потенциал.

Разгледаният модел намира широко приложение при анализа, проектирането и оразмеряването на интегрални схеми с MOS транзистори, работещи в областта на слаба инверсия. За целта е необходимо да са известни стойностите на параметрите  $I_{DO}$  и n, максималната стойност на тока  $I_{DMAX}$ , при който транзисторите работят на границата между областите на силна и слаба инверсия и минималната стойност  $I_{DMIN}$ , при която е в сила горната формула.

Обикновено, при проектирането на MOS интегрални схеми, се задават PSpice моделите на използваните транзистори. В тези модели, параметрите  $I_{DO}$ , n,  $I_{DMAX}$  и  $I_{DMIN}$  не се включват директно. Те могат да се изчислят от технологичните параметри по сложни формули [4, 8] или да се определят от симулираните волт-амперни характеристики [28]. Вторият начин може да се приложи и при експериментално снети характеристики на транзисторите.

# 9.1. ОПРЕДЕЛЯНЕ НА ПАРАМЕТРИТЕ НА МОДЕЛА В РЕЖИМ НА СЛАБА ИНВЕРСИЯ

#### Схема за изследване

На Фиг. 9-2 е показана схемата за тестване на характеристиките на п-MOS транзистор, работещ в подпраговата област. Под него са дадени и параметрите на използвания PSpice модел. Параметърът, който отчита специфичните особености на MOS транзисторите в подпраговата област, е NFS [4, 8].



#### Фиг. 9-2:

Схема за симулационно тестване на MOS транзисторите в подпраговата област.

MODEL NMOS (LEVEL=2 LD=0.2045U TOX=394.0000E-10 NSUB=2.174E+16 VTO=0.8819 KP=5.081000E-05 GAMMA=0.9693 PHI=0.6 UO=579.8 UEXP=0.1531 UCRIT=81740 DELTA=7.67 VMAX=66140.0 XJ=0.20000U LAMBDA=2.2660E-02 NFS=3.91E+11 NEFF=1 TPG=1.000 RSH=21.8300 CGDO=2.6885E-10 CGSO=2.6885E-10 CGBO=3.8386E-10 CJ=3.9770E-04 MJ=0.4410 CJSW=4.2372E-10 MJSW=0.338141 PB=0.80000)

# **Определяне на максималния ток** I<sub>DMAX</sub>

На Фиг. 9-3 са показани, получените чрез симулация, предавателни характеристики  $I_D = f(V_{GS})$  при параметри 1, 10 и 100, работа на транзис-

тора в областта на насищане на изходните характеристики ( $V_{\text{DS}}$  =1 V) и  $V_{\text{BS}}$  =0 V.

115



Фиг. 9-3: Предавателни характеристики при различни стойности на параметъра W/L.

Понеже скалата по оста Y е логаритмична, подпраговата област (участъка, където зависимостта на дрейновия ток от напрежението между гейта и сорса е експоненциална) се изобразява с права линия. Максималните стойности на тока  $I_{DMAX}$  за трите случая са маркирани с къси отсечки. Това са стойностите, в които се осъществява смяната на наклона на характеристиките (от експоненциални зависимостите стават квадратични). С несъществени отклонения, токовете  $I_{DMAX}$  са пропорционални на отношението W/L на транзисторите. Например: при W/L = 1,  $I_{DMAX} \approx 63.1$  nA; при W/L = 10,  $I_{DMAX} \approx 630$  nA и при W/L = 100,  $I_{DMAX} \approx 6.3\mu$ A. Стойностите на напреженията  $V_{GS}$ , при които се получават тези токове са съответно: 1.00045 V, 0.92214 V, 0.913945 V. Посочените разлики в стойностите на напреженията се дължат на зависимостта на праговото напрежение  $V_{T}$  от размерите W и L.

Наблюденията върху характеристиките от Фиг. 9-3 водят до извода, че съществува и долна граница на тока (и напрежението  $V_{GS}$ ), под която експоненциалната зависимост (9-1) не е валидна. В случая  $I_{DMIN}$  е около 10 pA, а напреженията  $V_{GS}$  ca: ~440 mV при W/L =1; ~210 mV при W/L =10; ~100 mV при W/L = 100.

На Фиг. 9-4 са показани получените, чрез симулация, предавателни характеристики  $I_D = f(V_{GS})$  при параметър  $V_{BS} = 0$  V, -0.25 V и -0.5 V, работа на транзистора в областта на насищане ( $V_{DS} = 1$  V) и W/L = 20. Точките от характеристиките, в които става смяната на наклона, са свързани с хоризонтална линия, която пресича ординатната ос при стойност

 $I_{DMAX} \approx 1.25 \mu$ A. Следователно, стойността на  $I_{DMAX}$  практически не зависи от напрежението между подложката и сорса  $V_{BS}$ .





# *Определяне на коефициентите* I<sub>DO</sub> и п

За определяне на фактора на наклона n, от предавателната характеристика на Фиг. 9-3, се отчитат напреженията  $V_{GS1}$  и  $V_{GS2}$  за два тока ( $I_{D1}$  и  $I_{D2}$ ), намиращи се в двата края на подпраговата област. След заместване на тези стойности в (9-1) се получават система от две уравнения с решение

(9-2) 
$$n = \frac{V_{GS1} - V_{GS2}}{\phi_T \ln(I_{D1}/I_{D2})}.$$

За конкретния случай, от характеристиката на Фиг. 9-3, при W/L = 10, се определят  $I_{D1} = 602.322$  nA при  $V_{GS1} = 0.919$  V и  $I_{D2} = 14.512$  pA при  $V_{GS2} = 0.277$  V, след което по формулата (9-2) се изчислява n = 2.34.

Токът  $I_{DO}$  може да се разглежда като ток, който тече през транзистора при  $V_{GS} = V_T$ ,  $V_{BS} = 0$  V и  $V_{DS} > (3 \div 4) \phi_T$  (режим на насищане на изходните характеристики). За определянето му, в (9-1) се заместват отчетена от характеристиката стойност на напрежението  $V_{GS}$ , съответстващият й ток  $I_D$  и изчислената стойност за n. Получава се формулата

(9-3) 
$$I_{DO} = \frac{I_D}{(W/L) \exp[(V_{GS} - V_T) / n\phi_T]}$$

Например, от Фиг. 9-3, при W/L =10, се отчита  $I_D = 2.941258$  nA при  $V_{GS} = 0.6$  V. След заместване в (9-3) се получава  $I_{DO} = 31.363$  nA.

117

Въз основа на определените по-горе стойности  $I_{DO} = 31.363$  nA и n = 2.34 и с помощта на формула (9-1) могат да бъдат изчислени стойностите на тока  $I_D$  в зависимост от напреженията  $V_{GS}$ ,  $V_{BS}$  и  $V_{DS}$  за транзистори с различни стойности на отношенията W/L.

# Оценка на грешката при определяне на параметрите на MOS транзисторите в подпраговата област

На Фиг. 9-5 е представена графика на относителната грешка от моделирането на дрейновия ток с помощта на формула (9-1). Графиката е получена с помощта на графичния постпроцесор Probe на PSpice. За целта резултатите от симулацията на транзистор с W/L = 10, V<sub>DS</sub> = 1 V (режим на насищане) и V<sub>BS</sub> = 0 V са сравнени с изчислените по формула (9-1) стойности на дрейновия ток. При изчисленията са използвани определените стойности на параметрите I<sub>DO</sub> = 31.363 nA и n = 2.34. От графиката се отчита, че за стойности на V<sub>GS</sub> в диапазона от 300 mV до 900 mV относителната грешка е от +1.5 % до -3 %. Подобна точност е напълно достатъчна за провеждане на начални анализи и оразмерявания на схеми.



Фиг. 9-5: Относителна грешка при моделиране на дрейновия ток с формула (9-1).

# 9.2. АНАЛИЗ И ОРАЗМЕРЯВАНЕ НА НЕЛИНЕЙНИ СХЕМИ С MOS ТРАНЗИСТОРИ В РЕЖИМ НА СЛАБА ИНВЕРСИЯ

Както беше посочено, поведението на MOS транзисторите в подпраговата област е коренно различно от поведението им в областта на силна инверсия. Поради ниските стойности на токовете (не по-големи от 5-6 µA) и експоненциалната зависимост на дрейновия ток от приложените напрежения, този режим се използва все по-често за изграждане на различни маломощни елементи на аналогово-цифровите VLSI - нелинейни преобразуватели, невронни вериги и др. [6].

По-долу, въз основа на два примера, са представени основните принципи и последователността на работа при анализа и оразмеряването на нелинейни аналогови схеми с MOS транзистори, работещи в подпраговата област.

#### Анализ на постояннотоковия модел в подпраговата област

В подпраговата област MOS транзисторите могат да работят в два режима - линеен и насищане. Границата между тях се определя от стойността на израза [1- $\exp(-V_{DS}/\phi_T)$ ] във формула (9-1). Ако той е приблизително единица, т. е.  $V_{DS} > (3 \div 4) \phi_T$ , транзисторът работи в режим на насищане и уравнението (9-1) се опростява

(9-4) 
$$I_{D} = SI_{DO} \exp \frac{V_{GS} - V_{T}}{n\phi_{T}} \exp \frac{(n-1)V_{BS}}{n\phi_{T}}$$

На практика това е най-често срещания случай. При него, от (9-4), за  $V_{GS}$  се получава

(9-5) 
$$V_{GS} = V_{T} + n\phi_{T} \ln\left(\frac{I_{D}}{SI_{DO}}\right) - (n-1)V_{BS}$$

#### Едноквадрантен умножител-делител на ток

Схемата на умножител-делителя е показана на Фиг. 9-6. Четирите транзистора работят в подпраговата област в режим на насищане на изходните характеристики ( $V_{DS} > 100 \text{ mV}$ ).



Фиг. 9-6: Едноквадрантен умножител-делител на ток.

Като се вземе пред вид, че V<sub>BS</sub> =0 V, формула (9-5) се свежда до

(9-6) 
$$V_{GS} = V_{T} + n\phi_{T} \ln \left(\frac{I_{D}}{SI_{DO}}\right).$$

След сумиране на напреженията в затворения контур се получава

(9-7) 
$$V_{GS1} + V_{GS2} = V_{GS3} + V_{GS4}$$

а след заместване на (9-6) в (9-7)

(9-8) 
$$n\phi_T \ln(\frac{l_1}{S_1 l_{DO}}) + n\phi_T \ln(\frac{l_2}{S_2 l_{DO}}) = n\phi_T \ln(\frac{l_3}{S_3 l_{DO}}) + n\phi_T \ln(\frac{l_4}{S_4 l_{DO}}).$$

Ако транзисторите в схемата са еднакви (т.е.  $S_1=S_2=S_3=S_4$ )

(9-9) 
$$I_4 = \frac{I_1 \cdot I_2}{I_3}$$
.

От условието за работа в подпраговата област, за захранващото напрежение  $V_{\text{DD}}$  се получава

(9-10) 
$$2V_{T} + V_{DS} \ge V_{DD} \ge V_{GS1} + V_{GS2} + V_{DS},$$

където  $V_{DS} > e$  минималното напрежение върху източника на ток I2 ( $V_{DS} > 0,1$  V).

Като пример ще бъде оразмерена схемата на умножител-делител с максимална стойност на токовете 0.5  $\mu$ A и параметри на транзисторите в подпраговата област V<sub>T</sub> = 0.8819 V, n = 2.31 и I<sub>DO</sub> = 35.3 nA.

Оразмеряването се извършва в следната последователност [27]:

- Ориентировъчните стойности на напреженията  $V_{GS1} \div V_{GS4}$ , при които тече максималният ток  $I_D$ =0.5µA, се избират около 0.8V (т.е. с 10% по-ниски от  $V_T$ ).

- От (9-6) за W/L се получава W/L =55,98. Определят се L = 10  $\mu m$  и W = 600  $\mu m.$ 

- От (9-10) за захранващото напрежение  $V_{DD}$  се изчислява 1,86 V  $\geq V_{DD} \geq$  1,7 V. Избира се  $V_{DD}$  = 1,7 V.

На Фиг. 9-7 и Фиг. 9-8 са дадени резултати от две симулации на схемата.

При първата симулация токът  $I_1$  се променя от 0 до 0.5  $\mu$ A, токът  $I_2$  приема три стойности - 0.1  $\mu$ A, 0.2  $\mu$ A и 0.4  $\mu$ A, а токът  $I_3$  е фиксиран на 0.5  $\mu$ A. В резултат, в статичен режим, при стойности на токовете 0.5  $\mu$ A, за

напреженията V<sub>GS</sub> на транзисторите се получава V<sub>GS2</sub> = V<sub>GS4</sub> = 0.7944 V и V<sub>GS1</sub> = V<sub>GS3</sub> = 0.8056 V. Тези резултати са много близки до избраните стойности 0.8 V. Максималната консумация е около 2 µA, а консумираната мощност - < 3.5 µW. Направените отчитания с помощта на курсора на Probe показват, че, в случая, максималната грешка при преобразуването не надвишава 1 %.



Фиг. 9-7: Резултати от симулацията на умножител-делителя в функция от тока l<sub>1</sub>.



Фиг. 9-8: Резултати от симулацията на умножител-делителя в функция от тока I<sub>3</sub>.

При втората симулация (Фиг. 9-8) основна променлива е токът  $I_3$  (променя се от 0,1 µA до 0,5 µA), а  $I_2$  приема три стойности (0,1 µA, 0,2 µA

и 0,4  $\mu$ A). Токът I<sub>1</sub> е 0,1  $\mu$ A. Максималната грешка при преобразуването не надвишава 1,5 %. Трябва да се отбележи, че схема с подобни функции не може да бъде реализирана с такава простота, прецизност, ниска консумация и захранващо напрежение, ако се използват MOS транзистори, работещи в стандартния режим на силна инверсия.

# Схема за определяне на корен втори от произведението на два тока

Схемата за определяне на корен втори от призведението на два тока е показана на Фиг. 9-9. При анализа й се използва същия подход, както при схемата от Фиг. 9-6.



**Фиг. 9-9:** Схема за определяне на корен втори от произведението на два тока.

След сумиране на напреженията в затворения контур се получава

(9-11) 
$$n\phi_{T} \ln(\frac{l_{1}}{S_{1}l_{DO}}) + n\phi_{T} \ln(\frac{l_{2}}{S_{2}l_{DO}}) = n\phi_{T} \ln(\frac{l_{3}}{S_{3}l_{DO}}) + n\phi_{T} \ln(\frac{l_{4}}{S_{4}l_{DO}})$$

и следователно

(9-12) 
$$\frac{I_1}{S_1}\frac{I_2}{S_2} = \frac{I_3}{S_3}\frac{I_4}{S_4}.$$

Като се вземе пред вид, че  $I_3 = I_4$  се получава:

(9-13) 
$$I_3 = I_4 = \sqrt{\frac{S_3 \cdot S_4}{S_1 \cdot S_2}} \sqrt{I_1 \cdot I_2}.$$

Уравнение (9-13) показва, че изходният ток  $I_4$  е правопропорционален на корен втори от произведението на токовете  $I_1$  и  $I_2$  и зависи от отношенията на геометричните размери S = W/L на транзисторите. Ако и четирите транзистора са еднакви то (9-13) се опростява до

(9-14)  $I_3 = I_4 = \sqrt{I_1 \cdot I_2}$ .

На Фиг. 9-10 са показани графично резултати от симулацията на схемата [27]. Схемата демонстрира отлична работоспособност като отчетената грешката при преобразуването не надвишава 2.2 %. Максималната консумация е около 1.5  $\mu$ A, а консумираната мощност - 2.5  $\mu$ W.



**Фиг. 9-10:** Резултати от симулацията на схемата за определяне на корен втори от произведението на два тока.

# 10. ПРИЛОЖЕНИЯ НА "ЕФЕКТА НА ПОДЛОЖКАТА" В MOS ИНТЕГРАЛНИТЕ СХЕМИ

На Фиг. 10-1 е показана опростената вертикална геометрия на отпушен *n*-канален MOS транзистор. В резултат на подаването на достатъчно голямо положително напрежение на гейта G, транзисторът е отпушен и между дрейна D и сорса S е създаден канал с инверсна (*n*-тип) проводимост. Протича ток, чиято големина зависи от дълбочината на канала. В типичните приложения на транзистора, разгледани до тук, тази дълбочина се управлява посредством напрежението на гейта G.



**Фиг. 10-1:** Опростена вертикална геометрия на отпушен п-канален MOS транзистор.

В гл. 1 беше посочено, че съществува още един, нетипичен начин, за управление на тока през транзистора - чрез промяна на напрежението  $V_{BS}$  между подложката В и сорса S. Обикновено изводът на подложката е фиксиран към най-отрицателния (за *n*-MOS транзистора) и най-положителния (за *p*-MOS транзистора) потенциал в схемата. В случаите, когато това не е изпълнено, параметрите и характеристиките на транзистора се влияят и от напрежението  $V_{BS}$ . Тази зависимост се нарича "ефект на подложката".

В променливотоковата еквивалентна схема на MOS транзистора, "ефекта на подложката" се отразява чрез въвеждането на втори зависим източник на ток  $g_{mb}U_{bs}$  (Фиг.1-13), т.е. приема се, че подложката на транзистора въздейства като втори гейт на прибора. Стръмността  $g_{mb}$  на този допълнителен източник се дава с ориентировъчната зависимост [4]:

(10-1) 
$$g_{mb} = \frac{\gamma}{2\sqrt{2\phi + V_{SB}}} g_{m},$$

където  $g_m$  е стръмността на MOS транзистора спрямо гейта, а  $\phi$  е повърхностния потенциал.

# 10.1. СМОЅ ДИФЕРЕНЦИАЛЕН УСИЛВАТЕЛ УПРАВЛЯВАН ЧРЕЗ "ЕФЕКТА НА ПОДЛОЖКАТА"

На Фиг. 10-2 е показана схемата на CMOS диференциален усилвател с понижено захранващо напрежение и управление, чрез използване на "ефекта на подложката".



Диференциалната двойка е съставена от транзисторите M1 и M2. Входният сигнал се подава на подложките на двата транзистора, а гейтовете им са включени към положителния полюс на захранващото напрежение  $V_{DD}$ . Необходимото минимално захранващо напрежение се определя от условието за отпушване на транзисторите M1 и M2

(10-2) 
$$V_{GS1} - V_{T1} = V_{DD} + |V_{SS}| - V_{T1} - V_{DSAT3} \ge V_{effmin}$$

където V<sub>T1</sub> е модифицираното прагово напрежение на M1 и M2; V<sub>DSAT3</sub> е минималното напрежение между дрейна и сорса на транзистора M3, при което той работи стабилно в активен режим; V<sub>effmin</sub> > 0.1V е условието за работа на M1 и M2 в режим на силна инверсия.



Фиг. 10-3: Зависимост на праговото напрежение от V<sub>BS</sub>.

За да е работоспособна схемата, е необходимо постояннотоковото ниво на подложката да бъде между потенциалите в сорса и дрейна на входните транзистори. Тогава модифицираното прагово напрежение ще намалее спрямо стойността му при  $V_{BS}$ =0, т.е. ( $V_T < V_{TO}$ ). Това е демонс-

трирано на Фиг. 10-3, където е представен резултатът от изследването на отношението на праговите напрежения V<sub>T</sub> и V<sub>TO</sub> за 2-µm CMOS процес при стойности на V<sub>BS</sub> между 0V и 1V. Анализът на графиката показва, че за диапазона V<sub>BS</sub> = 0÷0.6 V праговото напрежение на транзистора намалява с повече от 50%. При стойности на V<sub>BS</sub> по-големи от +0.6 V, *p-n* преходът между подложката и сорса се отпушва и MOS транзисторът престава да изпълнява функциите си.

От формула (10-1) следва, че стръмността  $g_{mb}$  на MOS транзистора е от 5 до 10 пъти по-малка от  $g_m$ , но в случая, този недостатък се компенсира от възможността за работа при ниски захранващи напрежения. Например, при стойност на праговото напрежение  $V_{TO}\approx 0.8V$  и напрежение между дрейна и сорса на M3  $V_{DS3}\approx 0.3V$ , стойността на модифицираното прагово напрежение е  $V_{T1}\approx 0.5{\div}0.6~V$ и от формула (10-2) се получава, че схемата може да се захрани с напрежение  $V_{DD}+\left|V_{SS}\right|\approx 1V$ .



**Фиг. 10-4:** Зависимост на изходните токове  $I_{D1}$ ,  $\mu$ A и  $I_{D2}$ ,  $\mu$ A от  $V_{in}$ , mV.

На Фиг. 10-4 е представена предавателната характеристика на входната диференциална двойка при входен сигнал  $\pm$  300mV. При ток на генератора  $I_{D3} \approx 200 \ \mu$ A, проводимостта  $g_{mb}$  е около 130 $\mu$ S.

Като активен товар на разглеждания диференциален усилвател е използвано простото токово огледало М4 - М5. За разлика от стандартния случай на схема с удвоено усилване, тук управлението на огледалния ток е чрез подложките на приборите. На Фиг.10-5 е показана зависимостта между управляващия и изходния ток при напрежение  $V_{DS4} = 0.4V$ . От нея може да се отчете, че в диапазона на входни токове между 60µA и 140µA има много добро съответствие между управляващия  $I_{ref} = I_{D1}$  и огледалния  $I_{OUT} = I_{D3}$  токове.



Симулацията на разглеждания усилвател при захранващи напрежения  $\pm 0.5V$  дава следните резултати: консумирана мощност -  $<200\mu$ W; коефициент на усилване без обратна връзка - 27.5 dB; честотна лента - 11.7 MHz [29].

#### 10.2. ШИРОКОДИАПАЗОНЕН СМОЅ КРЪГОВ ГЕНЕРАТОР

На Фиг.10-6 е показана класическата схема на интегрален тактов генератор с нечетен брой, последователно свързани в кръг, инвертори [18]. Минималният брой инвертори, необходими за реализация на схемата, е три. Колкото броят им е по-малък, толкова по-висока е генерираната честота, но и формата на импулсите е по-различна от правоъгълната. Продължителността на периода T на генератора е:

(10-3)  $T = 2nT_o$ ,

където с Т<sub>о</sub> е означено средното време на превключване при инверторите.



Фиг. 10-6: Интегрален тактов генератор с последователно свързани инвертори.

Един от недостатъците на тази схема е невъзможността за управление на честотата на генерация. За избягването му, в [30] е предложена и изследвана схема на CMOS кръгов генератор, при който управлението на честотата се осъществява, чрез промяна на напрежението на подложките

на MOS транзисторите (Фиг. 10-7). Това води до промяна на праговото напрежение на MOS транзисторите, а оттам и до промяна на времената на превключване на СМОЅ инверторите.



Фиг. 10-7: СМОЅ кръгов генератор с управление на честотата.

На Фиг. 10-8. са показани резултатите от симулацията на три СМОЅ инвертора с минимални размери на транзисторите и напрежения между сорса и подложката V<sub>BS</sub> съответно 0.5V, 0V и -0.5V. На входовете им е подаден идеален правоъгълен импулс, а изходите им са натоварени с кондензатори 0.1 pF. Трите инвертора имат различни закъснения при включване и изключване, което се дължи на различните стойности на напрежението V<sub>BS</sub> за всеки от тях. Следователно, чрез плавната промяна на напрежението  $V_{BS}$  на транзисторите в CMOS инверторите от Фиг.10-7, може да се постигне промяна в закъсненията им при включване и изключване, а оттам и промяна на честотата на кръговия генератор.





На Фиг. 10-9 е показан резултата от симулацията на генератора, реализиран по 2-µm CMOS технология.. Формата на сигнала е почти правоъгълна, а размахът на импулсите е равен на захранващото напрежение.



На Фиг. 10-10 са показани обобщените резултати от изследването на генератора при стойности на напрежението V<sub>BS</sub> между -1V÷+0.4 V за *n*каналните транзистори и съответно +1V÷-0.4V за *p*-каналните. При тези стойности, зависимостта на честотата на тактовия генератор от напрежението V<sub>BS</sub> е близка до линейната и се променя между 120 MHz и 220 MHz.



генератора f, MHz от напрежението V<sub>BS</sub>, V. Въпреки сравнително тесния диапазон на управляващото напреже-

ние ( $-1V \div 0.4V$  за n-каналните и  $1V \div -0.4V$  за p-каналните транзистори), отношението на максималната към минималната работна честота клони към 2, което, според критериите на редица автори, е много добър резултат. При необходимост, долната граница на честотата на генератора може да се

127

128

понижи още повече, чрез по-голямо изменение на стойността на  $V_{BS}$  (под -1V за n-каналните транзистори и над +1V за p-каналните).

Предложеният подход, използващ "ефекта на подложката", може да бъде приложен и дава подобни резултати и при схеми с по-малък (три) или по-голям брой инвертори. Например, при генератор състоящ се от девет инвертора, при същата технология и същия диапазон на изменение на напрежението V<sub>BS</sub>, измененията на честотата са от 70 MHz до 120 MHz.

Съществено предимство на предложената схема е, че за работата й не е необходима симетрия (еднаквост) между напреженията сорс-подложка на *p*- и *n*- каналните транзистори. Например, възможно е управлението на честотата да се осъществи само чрез промяна на напрежението  $V_{BS}$  на *p*-каналните транзистори, което би опростило значително технологичното изпълнение на генератора. Тази асиметрия в управляващите напрежения няма да окаже влияние върху характера на протичащите процеси в схемата, а само върху конкретните стойности на генерираната честота. Проведените симулации, при стойности на напрежението  $V_{BS}$  на *p*-каналните транзистори между +1V÷ -0.4V и напрежение сорс-подложка на *n*-каналните транзистори равно на нула, показаха, че честотата на генератора, съставен от пет инвертора, може да се управлява в границите 166÷190 МН*z*, без да се наблюдава съществена промяна във формата на изходния сигнал и консумацията на схемата.

# ЛИТЕРАТУРА

- 1. Burr-Braun. Integrated Circuits Data Book. Linear Products. 1995.
- 2. Comlinear Corporation. 1993-1994 Databook.
- Fonderie M.J., H. Huijsing. Design of Low-Voltage Bipolar Operational amplifiers. Kluwer Acad. Publ., Boston/Dordrecht/London. 1993.
- Geiger R. L., Ph. E. Allen, N.R. Strader, VLSI Design Techniques for Analog and Digital Circuits, McGraw-Hill Publishing Company, 1990.
- 5. Gray P.R., R. G. Meyer, Analysis and Design of Analog Integrated Circuits, John Wiley & sons, 1984.
- Ismail M., T. Fiez. Analog VLSI. Signal and Information Processing. McGraw-Hill Int. Ed., 1994.
- Johns D. A., K. Martin, Analog Integrated Circuit Design, John Wiley & Sons, Inc., 1997.
- Laker K.R., W.M.C. Sansen, Design of Analog Integrated Circuits and Systems, McGraw-Hill Int. Ed., 1994.
- Ong, DeWITT. Modern MOS Technology: Processes, Devices, and Design. McGraw-Hill Publishing Company, 1986.
- Sakurai S., M. Ismail. Low-voltage CMOS operational amplifiers. Kluwer Academic Publ., 1995.
- Smith D., M. Koen, and Arthur F. Witulski. Evolution of High-Speed Operational Amplifier Arhitectures. IEEE Journal of Solid -State Circuits, Vol. 29, NO. 10, October 1994.
- 12. Алексенко А, И.И. Шагурин. Микросхемотехника. Москва, 1982.
- Аллен Ф., Э. Санчес-Синенсио, Электронные схемы с переключаемыми конденсаторами, Радио и связь, Москва, 1989.
- 14. Ватанабэ М., Асада К., Кани К., Оцуки Т. Проектированиее СБИС. Пер. с япон. - М.: - Мир, 1988.
- 15. Вълков С. А., Микроелектронна схемотехника, Техника, София, 1985.
- 16. Вълков С.А. Анализ и синтез на интегрални схеми. Техника, С., 1977.
- Вълков С.А. Ръководство за аудиторни упражнения по микроелектронна схемотехника, София, 1981.
- Вълков, С.А. Генератори на правоъгълни импулси с MOS-елементи. С., Техника, 1982.

- Гаджева Е., Т. Куюмджиев, С. Фархи. Компютърно моделиране и симулация на електронни и електрически схеми с OrCAD PSpice. С., Меридиан 22, 2001.
- 20. Гребен А. Б. Проектирование аналоговых интегральных схем. Пер. с англ. М., "Энергия", 1976.
- 21. Доневска Л. А., Д. И. Стаменов, Н. Т. Чамов, Ръководство по електронни аналогови схеми и устройства, Техника, София, 1988.
- 22. Достал И., Операционные усилители, Пер. с англ., М., Мир, 1982.
- 23. Златаров В. К., Л. А. Доневска, Д. И. Стаменов, И. Н. Немигенчев, Електронни аналогови схеми и устройства, Техника, София, 1988.
- Златаров В., Л. Доневска, Д. Стаменов, С. Нихтянов, К. Аспарухова, В. Георгиев. Ръководство за курсово проектиране по електронни аналогови схеми и устройства. Техника, София, 1993.
- 25. Манолов Е. Д. Проектиране на нисковолтов СМОЅ операционен усилвател на проводимост. Годишник на ТУ София, т. 52, 2001 г.
- Манолов Е. Д., А. Н. Попов. Схема за комутация на аналогови сигнали. сп. "Електротехника и електроника", бр.3-4/1999, стр.27-30.
- Манолов Е.Д. Анализ и оразмеряване на нелинейни схеми с MOS транзистори работещи в подпраговата област. Сб. доклади от 10 международна научна и научно-приложна конференция "Електроника ET'2001", т.3, стр. 201-206.
- Манолов Е.Д. Определяне на параметрите на MOS транзисторите в подпраговата област. Сб. доклади от 10 международна научна и научно-приложна конференция "Електроника ET'2001", т.3, стр. 195-200.
- Манолов Е.Д. Понижаване на захранващото напрежение на CMOS аналоговите интегрални схеми чрез "ефекта на подложката", сп. "Електротехника и електроника", бр. 5-6/2000, стр. 31-34.
- Манолов Е.Д., А.Н.Попов. Широкодиапазонен СМОЅ кръгов генератор. сп. "Електротехника и електроника", бр. 9-10/2000, стр. 11-14.
- 31. Михов Г. Цифрова схемотехника. ТУ-София, 1998.
- 32. Соклоф С., Приложение на аналогови интегрални схеми, Техника, 1990.
- Шойкова Е., И. Пандиев. PSpice макромодели на операционни усилватели. Технически университет - София, 2000.
- Шойкова Е., С. Цанова, Д. Колев, И. Пандиев, Методология за проектиране на електронни схеми с PSpice, ТУ - София, 2000.